用于高速流水线ADC的高性能采样保持电路研究
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-9页 |
·概述 | 第7页 |
·国内外研究现状 | 第7-8页 |
·本论文的结构安排 | 第8-9页 |
第二章 采样保持电路的基础 | 第9-25页 |
·采样定理 | 第9-10页 |
·采样保持电路的性能指标 | 第10-11页 |
·常见的采样保持电路结构 | 第11-14页 |
·流水线模数转换器概述 | 第14-16页 |
·采样保持电路参数的确定 | 第16-23页 |
·噪声分析 | 第17-22页 |
·运算放大器增益和带宽的确定 | 第22-23页 |
·小结 | 第23-25页 |
第三章 采样保持电路的非理性效应 | 第25-37页 |
·采样相位非理性效应 | 第25-35页 |
·有限的建立时间 | 第25-26页 |
·热噪声 | 第26-27页 |
·沟道电阻的非线性 | 第27-29页 |
·开关关断与输入信号相关 | 第29-31页 |
·时钟抖动 | 第31-32页 |
·时沟道电荷注入与时钟馈通 | 第32-35页 |
·保持相位非理性效应 | 第35页 |
·小结 | 第35-37页 |
第四章 采样保持电路的设计 | 第37-55页 |
·采样保持电路的系统结构 | 第37-41页 |
·采样保持电路参数的确定 | 第41-43页 |
·电容的确定 | 第41-42页 |
·运算放大器指标的确定 | 第42-43页 |
·运算放大器的设计 | 第43-50页 |
·运算放大器结构的选取 | 第43-44页 |
·增益提升技术 | 第44-47页 |
·共模反馈 | 第47-48页 |
·工作原理及仿真 | 第48-50页 |
·自举开关的设计 | 第50-52页 |
·非交叠时钟产生电路 | 第52-53页 |
·采样保持电路的整体仿真 | 第53-54页 |
·小结 | 第54-55页 |
第五章 版图的设计 | 第55-59页 |
·版图设计时需考虑的因素 | 第55-57页 |
·寄生参数 | 第55-56页 |
·噪声干扰 | 第56页 |
·匹配性和对称性 | 第56-57页 |
·采样保持电路的版图 | 第57-58页 |
·小结 | 第58-59页 |
第六章 总结与展望 | 第59-60页 |
致谢 | 第60-61页 |
参考文献 | 第61-64页 |
研究成果 | 第64-65页 |