| 摘要 | 第1-4页 |
| ABSTRACT | 第4-8页 |
| 1 绪论 | 第8-11页 |
| ·国内外研究现状 | 第8-9页 |
| ·本课题研究的目的和意义 | 第9页 |
| ·项目目标及主要工作 | 第9-10页 |
| ·本论文内容及结构 | 第10-11页 |
| 2 系统总体方案设计及硬件平台搭建 | 第11-16页 |
| ·系统总体方案设计 | 第11页 |
| ·系统硬件平台搭建 | 第11-16页 |
| ·FPGA 模块 | 第12-13页 |
| ·电源模块 | 第13-14页 |
| ·存储模块 | 第14页 |
| ·以太网模块 | 第14-15页 |
| ·原理图及 PCB 设计 | 第15-16页 |
| 3 开发平台及技术介绍 | 第16-25页 |
| ·FPGA 的工作原理 | 第16-19页 |
| ·FPGA 的基本结构 | 第16-18页 |
| ·FPGA 的 LUT 结构 | 第18-19页 |
| ·Quartus-Ⅱ 开发环境 | 第19-22页 |
| ·Quartus-Ⅱ 软件套件介绍 | 第19-20页 |
| ·Quartus-Ⅱ 设计流程 | 第20-22页 |
| ·SOPC 介绍 | 第22-23页 |
| ·NiosⅡ 软核介绍 | 第23页 |
| ·cyclone Ⅲ 专用远程更新电路介绍 | 第23-24页 |
| ·EPCS 线性 Flash 控制器 | 第24-25页 |
| 4 网络收发芯片 IP 核的设计 | 第25-44页 |
| ·RTL8212 以太网收发芯片介绍 | 第25-26页 |
| ·以太网帧格式 | 第26-27页 |
| ·Ethernet 地址 | 第26页 |
| ·CSMA/CD | 第26-27页 |
| ·以太网的帧格式 | 第27页 |
| ·MDIO IP 核设计与测试 | 第27-35页 |
| ·MDIO IP 核的设计 | 第27-31页 |
| ·MDIO IP 核的的生成及测试 | 第31-35页 |
| ·网络收发芯片 MAC 层 IP 核设计 | 第35-44页 |
| ·CRC 校验模块的实现 | 第35-36页 |
| ·数据包收发模块的实现 | 第36-39页 |
| ·冲突检测和自动重传的实现 | 第39-41页 |
| ·网络收发芯片 IP 核的功能验证 | 第41-44页 |
| 5 移植μC/OS-Ⅱ 实时操作系统及 LwIP 协议栈 | 第44-56页 |
| ·μC/OS-Ⅱ 实时操作系统 | 第44-49页 |
| ·任务管理 | 第44页 |
| ·内存管理 | 第44-45页 |
| ·任务之间的通讯与同步 | 第45页 |
| ·μC/OS-Ⅱ 中重要的函数介绍 | 第45-46页 |
| ·μC/OS-Ⅱ 在 NiosⅡ 中的移植 | 第46-49页 |
| ·LwIP 的移植 | 第49-56页 |
| ·动态内存管理 | 第49-50页 |
| ·网络接口管理 | 第50页 |
| ·UDP、TCP、IP 协议的实现 | 第50-53页 |
| ·移植 LwIP | 第53-56页 |
| 6 远程升级测试 | 第56-59页 |
| ·远程升级流程 | 第56-57页 |
| ·LED 大屏幕控制系统的远程升级测试 | 第57-59页 |
| 7 结论及展望 | 第59-60页 |
| 致谢 | 第60-61页 |
| 参考文献 | 第61-63页 |
| 附录 | 第63页 |
| A. 作者在攻读硕士学位期间发表的论文 | 第63页 |