| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·TDC 介绍 | 第7-8页 |
| ·研究背景与意义 | 第8-10页 |
| ·TDC 技术的主要应用 | 第8页 |
| ·TDC 技术的研究背景 | 第8-10页 |
| ·国内外研究现状 | 第10-11页 |
| ·论文结构 | 第11-13页 |
| 第二章 TDC 技术基本原理 | 第13-25页 |
| ·模拟 TDC 实现方法简介 | 第13-15页 |
| ·时间扩展法 | 第13-14页 |
| ·时间幅度转换法 | 第14-15页 |
| ·数字 TDC 实现方法简介 | 第15-20页 |
| ·基于直接计数法的 TDC | 第15-17页 |
| ·基于游标法的 TDC | 第17-18页 |
| ·基于抽头延迟线的 TDC | 第18-19页 |
| ·基于差分延迟链的 TDC | 第19-20页 |
| ·ASIC-TDC 实现方法 | 第20-22页 |
| ·ASIC 技术简介 | 第20-21页 |
| ·ASIC-TDC 实现方法 | 第21-22页 |
| ·FPGA-TDC 实现方法 | 第22-23页 |
| ·FPGA 技术简介 | 第22页 |
| ·FPGA-TDC 实现方法 | 第22-23页 |
| ·本章小结 | 第23-25页 |
| 第三章 皮秒分辨率 FPGA-TDC 方案设计与实现 | 第25-51页 |
| ·FPGA 组成结构及设计流程 | 第25-29页 |
| ·TDC 相关的 FPGA 芯片结构和特性 | 第25-27页 |
| ·FPGA 设计流程和开发工具简介 | 第27-29页 |
| ·皮秒分辨率 FPGA-TDC 方案设计 | 第29-42页 |
| ·基于严格延迟链的改进计数法 | 第29-31页 |
| ·基于严格延迟链的改进计数法设计 | 第31-34页 |
| ·基于自由延迟单元的计数法 | 第34-36页 |
| ·基于自由延迟单元的计数法设计 | 第36-42页 |
| ·FPGA-TDC 的详细设计 | 第42-50页 |
| ·信号输入模块的设计 | 第42-43页 |
| ·TDC 模块的设计 | 第43-48页 |
| ·TDC 软件的设计 | 第48-50页 |
| ·本章小结 | 第50-51页 |
| 第四章 皮秒分辨率 FPGA-TDC 验证与性能分析 | 第51-65页 |
| ·皮秒分辨率的 FPGA-TDC 测试平台组成 | 第51-54页 |
| ·皮秒分辨率的 FPGA-TDC 测试平台设计方案 | 第54-56页 |
| ·皮秒分辨率的 FPGA-TDC 实测结果 | 第56-63页 |
| ·TDC 测量分辨率测试 | 第56-57页 |
| ·TDC 线性度测试 | 第57-60页 |
| ·TDC 系统误差分析 | 第60页 |
| ·TDC 稳定度测试 | 第60-62页 |
| ·TDC 系统死区时间分析 | 第62-63页 |
| ·本章小结 | 第63-65页 |
| 第五章 总结与展望 | 第65-67页 |
| ·总结 | 第65页 |
| ·展望 | 第65-67页 |
| 致谢 | 第67-69页 |
| 参考文献 | 第69-73页 |
| 在读期间的研究成果 | 第73-74页 |