| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第一章 绪论 | 第10-16页 |
| ·研究背景及意义 | 第10-13页 |
| ·FPGA 简介 | 第13-15页 |
| ·FPGA 芯片结构 | 第13-14页 |
| ·FPGA 开发流程 | 第14-15页 |
| ·本论文主要工作及结构安排 | 第15-16页 |
| 第二章 OCD 系统中模拟计算 | 第16-24页 |
| ·OCD 系统简介 | 第16-17页 |
| ·软件的模拟算 | 第17-23页 |
| ·RCWA | 第17-20页 |
| ·SAM | 第20-23页 |
| ·小结 | 第23-24页 |
| 第三章 基本矩阵计算理论 | 第24-33页 |
| ·矩阵乘法 | 第24-26页 |
| ·一般矩阵乘法 | 第24-25页 |
| ·矩阵分块乘法 | 第25-26页 |
| ·矩阵分解 | 第26-32页 |
| ·N 阶方阵的一般三角分解 | 第26-27页 |
| ·LU 分解 | 第27-30页 |
| ·CHOLESKY 分解法 | 第30-31页 |
| ·QR 分解 | 第31-32页 |
| ·小结 | 第32-33页 |
| 第四章 FPGA 加速模块设计及实现 | 第33-47页 |
| ·引言 | 第33页 |
| ·浮点数的基本运算 | 第33-38页 |
| ·定点数与浮点数 | 第33-36页 |
| ·浮点数的加减 | 第36-37页 |
| ·浮点数的乘除 | 第37-38页 |
| ·小结 | 第38页 |
| ·乘法的 FPGA 设计及结果 | 第38-43页 |
| ·一般矩阵相乘 | 第38-41页 |
| ·分块矩阵乘法 | 第41-43页 |
| ·LU 分解的 FPGA 设计及结果 | 第43-46页 |
| ·小结 | 第46-47页 |
| 第五章 FPGA 的 PCI EXPRESS 通信过程 | 第47-62页 |
| ·引言 | 第47页 |
| ·PCIE 架构介绍 | 第47-50页 |
| ·PCIE 总体介绍 | 第47-49页 |
| ·PCIE 中的层次结构 | 第49-50页 |
| ·PCIE 总线的事务层包 | 第50-54页 |
| ·TLP 头标的通用字段 | 第50-52页 |
| ·请求事务及完成事务的 TLP | 第52-54页 |
| ·PCIE CORE 设计模块 | 第54-57页 |
| ·平台的整体架构 | 第54-56页 |
| ·DMA 设计过程仿真 | 第56-57页 |
| ·速度评估 | 第57-61页 |
| ·小结 | 第61-62页 |
| 第六章 总结 | 第62-63页 |
| 致谢 | 第63-64页 |
| 参考文献 | 第64-66页 |
| 攻硕期间取得的研究成果 | 第66-67页 |