| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·研究背景及其意义 | 第7-8页 |
| ·研究现状和本文研究目标 | 第8-10页 |
| ·主要工作和论文结构安排 | 第10-11页 |
| 第二章 模拟数字转换器(ADC)概述 | 第11-25页 |
| ·ADC 的工作原理 | 第11-13页 |
| ·ADC 的性能参数 | 第13-19页 |
| ·ADC 静态性能参数 | 第13-17页 |
| ·ADC 动态性能参数 | 第17-19页 |
| ·ADC 的分类 | 第19-24页 |
| ·全并行 ADC | 第19-20页 |
| ·两步快闪式 ADC(Two Step Flash ADC) | 第20页 |
| ·流水线 ADC(Pipelined ADC) | 第20-22页 |
| ·逐次逼近型 ADC(Successive Approximation ADC,SAR ADC) | 第22-23页 |
| ·过采样 ADC(Over Sampling ADC) | 第23-24页 |
| ·各种类型 ADC 特性比较 | 第24页 |
| ·本章小结 | 第24-25页 |
| 第三章 流水线 ADC 系统结构的研究与实现 | 第25-45页 |
| ·数字校正算法 | 第25-28页 |
| ·2.5 位/级流水线结构实现 | 第28-30页 |
| ·流水线 ADC 误差分析 | 第30-36页 |
| ·比较器失调 | 第30页 |
| ·余量增益误差 | 第30-34页 |
| ·DAC 非线性误差 | 第34页 |
| ·噪声误差 | 第34-36页 |
| ·低功耗设计 | 第36-42页 |
| ·采用 SHA-Less 结构 | 第36-37页 |
| ·运放共享技术 | 第37-42页 |
| ·系统结构的设计 | 第42-43页 |
| ·本章小结 | 第43-45页 |
| 第四章 流水线 ADC 关键电路研究与设计 | 第45-69页 |
| ·Sub-ADC 的设计与仿真 | 第45-51页 |
| ·比较器的设计与仿真 | 第46-50页 |
| ·编码电路的实现与仿真 | 第50-51页 |
| ·MDAC 的设计与仿真 | 第51-65页 |
| ·采样电容的选取 | 第52-53页 |
| ·运算放大器的设计与仿真 | 第53-64页 |
| ·MDAC 的设计与仿真 | 第64-65页 |
| ·辅助电路的实现 | 第65-68页 |
| ·时钟电路生成电路的实现 | 第65-66页 |
| ·参考电压产生电路的实现 | 第66-68页 |
| ·本章小结 | 第68-69页 |
| 第五章 关键电路的版图设计 | 第69-75页 |
| ·版图设计考虑 | 第69-70页 |
| ·版图布局考虑 | 第70-71页 |
| ·关键电路的版图实现 | 第71-74页 |
| ·运放的版图设计 | 第71-72页 |
| ·MDAC 版图设计 | 第72-74页 |
| ·比较器的版图设计 | 第74页 |
| ·本章小结 | 第74-75页 |
| 第六章 总结与展望 | 第75-77页 |
| 致谢 | 第77-79页 |
| 参考文献 | 第79-83页 |