首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

2GSPSA/D转换器中时钟电路仿真分析及版图设计

摘要第1-6页
ABSTRACT第6-11页
第一章 绪论第11-18页
   ·课题的目的及意义第11-16页
     ·课题背景第11-12页
     ·课题背景第12-14页
     ·A/D 转换器发展趋势第14-16页
   ·研究内容第16页
   ·研究目的及意义第16页
   ·论文结构第16-18页
第二章 模数转换器概述第18-36页
   ·A/D 转换器原理和分类第18-19页
   ·A/D 转换器的主要技术性能第19-23页
     ·A/D 转换器主要指标第19-20页
     ·A/D 转换器性能参数第20-23页
   ·A/D 转换器的产品发展第23-30页
     ·ANALOG DEVICES公司 A/D 转换器产品分类及发展第23-26页
     ·TEXAS INSTRUMENTS 公司 A/D 转换器产品分类及发展第26-30页
   ·分时采样结构 A/D 转换器第30-31页
   ·分时采样 A/D 转换器通道失配分析第31-34页
     ·失调失配第32-33页
     ·增益失配第33-34页
     ·采样时钟失配第34页
   ·分时采样 A/D 转换器校正技术分析第34-35页
   ·本章小结第35-36页
第三章 分时采样 A/D 转换器中的时钟信号第36-43页
   ·单通道中的时钟信号第36-40页
     ·时钟抖动与电压噪声定义第36-37页
     ·时钟抖动的分类及相互之间关系第37-38页
     ·时钟抖动的测量第38-39页
     ·时钟抖动与 A/D 转换器输入信号之间的关系第39-40页
     ·时钟抖动和 A/D 转换器信噪比之间的关系第40页
   ·通道间时钟信号与整体性能的关系第40-42页
   ·本章小结第42-43页
第四章 时钟系统电路的设计与分析第43-65页
   ·时钟系统总体电路结构第43-44页
   ·占空比调整电路第44-45页
   ·延迟调整电路第45-52页
     ·延迟调整电路整体设计第45-47页
     ·延迟单元斜率放大器 AMP 设计第47-52页
   ·采样沿调整电路第52-54页
   ·多路时钟产生电路第54-57页
     ·反相器引入抖动分析第54-55页
     ·采样时钟产生电路第55-57页
   ·时序电路设计第57-63页
   ·时钟电路整体仿真第63-64页
   ·本章小结第64-65页
第五章 版图设计与后仿真与封装测试第65-88页
   ·版图技术第65-77页
     ·版图设计基础第67-76页
     ·高速实现问题第76-77页
     ·版图布局实现问题以及该问题对逻辑设计的约束第77页
   ·可靠性设计技术第77-79页
     ·采用阻断环结构第77页
     ·采用保护环结构第77-78页
     ·消除“天线效应”的可靠性设计第78-79页
   ·物理规则验证及后仿真第79-82页
     ·物理规则验证要求第79-80页
     ·后仿真要求第80-82页
   ·器件的封装与测试第82-87页
     ·封装形式选择第82-84页
     ·引入封装寄生参数的仿真第84页
     ·测试与分析第84-87页
   ·本章小结第87-88页
第六章 全文主要结论及今后发展方向第88-90页
   ·本文工作的主要结论第88-89页
   ·工作展望第89-90页
致谢第90-91页
参考文献第91-94页
攻硕期间取得的研究成果第94-95页

论文共95页,点击 下载论文
上一篇:X波段和Ka波段混频器的研究
下一篇:基于分时交替的高速高精度ADC设计与硬件实现