摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第一章 绪论 | 第11-18页 |
·课题的目的及意义 | 第11-16页 |
·课题背景 | 第11-12页 |
·课题背景 | 第12-14页 |
·A/D 转换器发展趋势 | 第14-16页 |
·研究内容 | 第16页 |
·研究目的及意义 | 第16页 |
·论文结构 | 第16-18页 |
第二章 模数转换器概述 | 第18-36页 |
·A/D 转换器原理和分类 | 第18-19页 |
·A/D 转换器的主要技术性能 | 第19-23页 |
·A/D 转换器主要指标 | 第19-20页 |
·A/D 转换器性能参数 | 第20-23页 |
·A/D 转换器的产品发展 | 第23-30页 |
·ANALOG DEVICES公司 A/D 转换器产品分类及发展 | 第23-26页 |
·TEXAS INSTRUMENTS 公司 A/D 转换器产品分类及发展 | 第26-30页 |
·分时采样结构 A/D 转换器 | 第30-31页 |
·分时采样 A/D 转换器通道失配分析 | 第31-34页 |
·失调失配 | 第32-33页 |
·增益失配 | 第33-34页 |
·采样时钟失配 | 第34页 |
·分时采样 A/D 转换器校正技术分析 | 第34-35页 |
·本章小结 | 第35-36页 |
第三章 分时采样 A/D 转换器中的时钟信号 | 第36-43页 |
·单通道中的时钟信号 | 第36-40页 |
·时钟抖动与电压噪声定义 | 第36-37页 |
·时钟抖动的分类及相互之间关系 | 第37-38页 |
·时钟抖动的测量 | 第38-39页 |
·时钟抖动与 A/D 转换器输入信号之间的关系 | 第39-40页 |
·时钟抖动和 A/D 转换器信噪比之间的关系 | 第40页 |
·通道间时钟信号与整体性能的关系 | 第40-42页 |
·本章小结 | 第42-43页 |
第四章 时钟系统电路的设计与分析 | 第43-65页 |
·时钟系统总体电路结构 | 第43-44页 |
·占空比调整电路 | 第44-45页 |
·延迟调整电路 | 第45-52页 |
·延迟调整电路整体设计 | 第45-47页 |
·延迟单元斜率放大器 AMP 设计 | 第47-52页 |
·采样沿调整电路 | 第52-54页 |
·多路时钟产生电路 | 第54-57页 |
·反相器引入抖动分析 | 第54-55页 |
·采样时钟产生电路 | 第55-57页 |
·时序电路设计 | 第57-63页 |
·时钟电路整体仿真 | 第63-64页 |
·本章小结 | 第64-65页 |
第五章 版图设计与后仿真与封装测试 | 第65-88页 |
·版图技术 | 第65-77页 |
·版图设计基础 | 第67-76页 |
·高速实现问题 | 第76-77页 |
·版图布局实现问题以及该问题对逻辑设计的约束 | 第77页 |
·可靠性设计技术 | 第77-79页 |
·采用阻断环结构 | 第77页 |
·采用保护环结构 | 第77-78页 |
·消除“天线效应”的可靠性设计 | 第78-79页 |
·物理规则验证及后仿真 | 第79-82页 |
·物理规则验证要求 | 第79-80页 |
·后仿真要求 | 第80-82页 |
·器件的封装与测试 | 第82-87页 |
·封装形式选择 | 第82-84页 |
·引入封装寄生参数的仿真 | 第84页 |
·测试与分析 | 第84-87页 |
·本章小结 | 第87-88页 |
第六章 全文主要结论及今后发展方向 | 第88-90页 |
·本文工作的主要结论 | 第88-89页 |
·工作展望 | 第89-90页 |
致谢 | 第90-91页 |
参考文献 | 第91-94页 |
攻硕期间取得的研究成果 | 第94-95页 |