当前位置:
首页
--
工业技术
--
无线电电子学、电信技术
--
微电子学、集成电路(IC)
--
大规模集成电路、超大规模集成电路
基于AMBA2.0的SoC总线平台的设计
基于FPGA平台的多核片上系统关键技术研究
面向应用片上网络拓扑生成算法研究
基于AMBA总线的低功耗抑串扰编解码器设计方法研究
NoC路由器和低功耗通信网络设计
多处理器片上系统高性能总线互联关键技术研究
兼容PIC16F62X指令集的8位MCU IP核的研究与设计
基于线性51core智能卡芯片ITCOS的开发和验证
MCU IP核设计及其在ZigBee模块上的应用
片上网络路由器调度算法的研究
基于彩票仲裁机制的片上总线AHB的设计与实现
片上网络低功耗映射算法研究
TSV功耗建模与3D NoC功耗分析
片上网络基础研究及拓扑结构设计
一种针对3D芯片的BIST设计方法
无源轮胎压力监测系统胎内监测模块SoC的设计与实现
通用流量计量芯片的研究与实现
基于FPGA的超高频RFID读写器基带SoC原型验证与软件设计
基于FPGA的IEEE1588 IP核开发
射频识别卡SOC设计
RSA加密算法的ASIC实现
片上网络(NoC)的路由算法研究
PCI Express IP核的软硬件协同设计与验证方法研究
RapidIO IP核的软硬件协同设计与验证方法研究
异步片上网络的关键技术研究
基于1394b协议的SoC软硬协同设计与验证方法研究
支持保障服务的网络接口设计
针对SOC测试数据压缩的编码方法研究
VLSI后端设计中针对CMP平坦度的DFM
基于8086单芯片计算机BIOS软件的设计与实现
低延迟无缓存传输与控制分离的片上网络拓扑结构研究
SOC软硬件协同设计方法研究
小面积RSA硬件加密引擎的VLSI设计
太阳能照明能量管理PSoC设计
可控硅触发控制系统核心SOC的设计
影响片上网络性能的关键技术研究
基于2D-Mesh拓扑结构的NoC设计
一种门级功耗的估算方法与优化策略研究
基于65nm下可重构芯片的时钟树综合技术
基于应用的片上网络设计与性能评估
片上网络通信节点的研究与设计
面向3D-Mesh片上网络服务质量保证机制研究
片上多核系统与并行编程工具设计
基于并行自适应有限元的互连线建模与分析方法
基于MCU和CAN控制器的SOC片上系统设计
一种基于FPGA的MPSoC架构的设计方法与实现
NoC上的多核间通信策略研究
测谎算法比较研究及其ASIC集成实现
专用于提升SRAM成品率的测试芯片的设计
芯片间并行光互连中FFT演示方案设计
上一页
[12]
[13]
[14]
[15]
[16]
下一页