首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

小面积RSA硬件加密引擎的VLSI设计

摘要第1-5页
Abstract第5-8页
1 绪论第8-13页
   ·课题研究背景及意义第8-9页
   ·国内外研究动态第9-11页
   ·本文的创新之处第11页
   ·本文研究内容及组织结构第11-13页
2 RSA 公钥密码体制第13-21页
   ·密码学概述第13-16页
   ·RSA 算法第16-19页
   ·RSA 的安全性第19-20页
   ·本章小结第20-21页
3 RSA 实现算法的研究与分析第21-31页
   ·RSA 的实现分析第21页
   ·模幂运算的实现算法第21-27页
   ·模乘运算的实现算法第27-30页
   ·本章小结第30-31页
4 RSA 硬件加密引擎的总体设计及各模块实现第31-50页
   ·系统结构的建立第31-35页
   ·各功能模块设计第35-48页
   ·本章小结第48-50页
5 性能分析与测试第50-64页
   ·仿真结果第50-56页
   ·FPGA 验证第56-58页
   ·综合结果第58页
   ·性能分析及流片结果第58-63页
   ·本章小结第63-64页
6 结论第64-66页
致谢第66-67页
参考文献第67-71页
附录 1 攻读硕士学位期间发表的主要论文和申请专利第71-72页
附录 2 RSA 硬件加密引擎的综合报告第72-77页

论文共77页,点击 下载论文
上一篇:SBS双极膜的制备及在有机电合成中的应用
下一篇:高效降压型DC-DC转换器芯片的分析和设计