基于FPGA的IEEE1588 IP核开发
| 中文摘要 | 第1-9页 |
| ABSTRACT | 第9-10页 |
| 第一章 绪论 | 第10-14页 |
| ·数字化变电站发展与时间同步需求 | 第10页 |
| ·以太网的不确定性 | 第10-11页 |
| ·国内外研究现状 | 第11-12页 |
| ·国外研究现状 | 第11-12页 |
| ·国内研究现状 | 第12页 |
| ·论文的研究内容和组织结构 | 第12-14页 |
| 第二章 IEEE1588标准同步算法研究 | 第14-22页 |
| ·IEEE1588标准基本构成 | 第14-16页 |
| ·适用范围 | 第14-15页 |
| ·PTP报文类型 | 第15-16页 |
| ·PTP时钟类型 | 第16页 |
| ·IEEE1588基本原理 | 第16-18页 |
| ·时间戳标记位置 | 第18-19页 |
| ·时间同步方法比较 | 第19-20页 |
| ·GPS | 第19-20页 |
| ·IRIG-B码 | 第20页 |
| ·SNTP | 第20页 |
| ·IEEE1588时间同步过程误差分析 | 第20-22页 |
| ·协议栈以及网络的非对称性 | 第21页 |
| ·晶振的稳定性 | 第21-22页 |
| 第三章 系统硬件平台搭建及设计 | 第22-34页 |
| ·系统硬件总体方案设计 | 第22页 |
| ·CPU处理器设计 | 第22-25页 |
| ·芯片选择方案 | 第23-24页 |
| ·CPU电路设计 | 第24-25页 |
| ·网络模块设计 | 第25-29页 |
| ·MAC芯片电路设计 | 第26-27页 |
| ·PHY电路设计 | 第27-29页 |
| ·FPGA设计 | 第29-32页 |
| ·芯片选型 | 第29-30页 |
| ·FPGA电路设计 | 第30-32页 |
| ·电源电路设计 | 第32-34页 |
| 第四章 FPGA IP核设计实现及仿真 | 第34-50页 |
| ·IP核整体设计 | 第34-35页 |
| ·MII监测模块设计 | 第35-43页 |
| ·帧格式 | 第36-37页 |
| ·MII接口信号定义 | 第37-39页 |
| ·MII传送数据方式 | 第39页 |
| ·监测算法实现 | 第39-42页 |
| ·仿真验证 | 第42-43页 |
| ·时钟模块设计 | 第43-47页 |
| ·频率补偿算法 | 第43-44页 |
| ·时钟实现 | 第44-46页 |
| ·仿真验证 | 第46-47页 |
| ·内部数据集中器 | 第47-48页 |
| ·CPU总线控制器 | 第48-50页 |
| 第五章 测试 | 第50-54页 |
| ·组网方案 | 第50-51页 |
| ·同步报文测试 | 第51-52页 |
| ·系统运行测试 | 第52-54页 |
| 第六章 结论 | 第54-55页 |
| 附录 | 第55-57页 |
| 参考文献 | 第57-61页 |
| 致谢 | 第61-62页 |
| 攻读学位期间发表的学术论文和参加科研情况 | 第62-63页 |
| 学位论文评阅及答辩情况表 | 第63页 |