| 摘要 | 第1-4页 |
| ABSTRACT | 第4-10页 |
| 第一章 绪论 | 第10-14页 |
| ·研究目的及意义 | 第10-12页 |
| ·发展现状 | 第12页 |
| ·本课题研究内容 | 第12-13页 |
| ·本论文的组织结构 | 第13-14页 |
| 第二章 PCIe总线协议分析 | 第14-28页 |
| ·概述 | 第14页 |
| ·拓扑结构 | 第14-15页 |
| ·PCIe层次 | 第15-20页 |
| ·事务层 | 第16-18页 |
| ·数据链路层 | 第18-20页 |
| ·物理层 | 第20页 |
| ·PCIe中断方式 | 第20-21页 |
| ·MSI消息中断 | 第21页 |
| ·INTx#消息中断 | 第21页 |
| ·PCIe配置空间 | 第21-27页 |
| ·配置空间结构 | 第22页 |
| ·PCIe头及其类型 | 第22-25页 |
| ·PCIe设备专用寄存器组和新功能寄存器组 | 第25-27页 |
| ·本章小结 | 第27-28页 |
| 第三章 PCIe IP核的设计 | 第28-45页 |
| ·硬件设计 | 第28-35页 |
| ·PCIe的关键特性 | 第28-29页 |
| ·IP核的结构 | 第29-30页 |
| ·接口分类及功能 | 第30页 |
| ·寄存器描述 | 第30-35页 |
| ·软件设计 | 第35-44页 |
| ·FPGA 平台软件设计 | 第35-37页 |
| ·PC机平台软件设计 | 第37-44页 |
| ·本章小结 | 第44-45页 |
| 第四章 PCIe IP核的验证 | 第45-58页 |
| ·验证规范 | 第45页 |
| ·功能验证 | 第45-54页 |
| ·功能验证流程 | 第46页 |
| ·软硬件功能验证平台 | 第46-48页 |
| ·虚拟原型验证平台的搭建及PCIe IP核的验证 | 第48-52页 |
| ·FPGA原型验证平台的搭建及PCIe IP核的验证 | 第52-54页 |
| ·协议一致性验证 | 第54-56页 |
| ·验证标准 | 第54-55页 |
| ·PCIe物理层一致性验证 | 第55-56页 |
| ·性能验证 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 第五章 总结与展望 | 第58-60页 |
| ·工作总结 | 第58页 |
| ·未来工作展望 | 第58-60页 |
| 致谢 | 第60-61页 |
| 参考文献 | 第61-63页 |
| 攻读硕士学位期间发表的论文 | 第63-64页 |
| 详细摘要 | 第64-74页 |