影响片上网络性能的关键技术研究
| 摘要 | 第1-4页 |
| Abstract | 第4-6页 |
| 目录 | 第6-8页 |
| 插图清单 | 第8-9页 |
| 图表清单 | 第9-10页 |
| 第一章 绪论 | 第10-16页 |
| ·课题背景 | 第10-12页 |
| ·总线架构遇到的困难 | 第10-11页 |
| ·片上网络架构的优势 | 第11-12页 |
| ·片上网络的研究动态 | 第12-14页 |
| ·国外研究动态 | 第12-13页 |
| ·国内研究动态 | 第13-14页 |
| ·本文的目标与主要工作 | 第14-16页 |
| ·本文的目标与主要工作 | 第14页 |
| ·章节安排 | 第14-16页 |
| 第二章 片上网络设计相关技术要点 | 第16-30页 |
| ·片上网络设计方法学 | 第16-18页 |
| ·片上网络的基本概念 | 第16-17页 |
| ·片上通信方式的演变 | 第17-18页 |
| ·片上网络设计流程 | 第18-19页 |
| ·片上网络相关技术要点 | 第19-29页 |
| ·拓扑结构 | 第19-23页 |
| ·交换技术 | 第23-25页 |
| ·路由算法 | 第25-27页 |
| ·流量控制 | 第27页 |
| ·通讯协议 | 第27-28页 |
| ·NoC性能评估因素 | 第28-29页 |
| ·本章小结 | 第29-30页 |
| 第三章 拓扑结构的设计 | 第30-40页 |
| ·引言 | 第30-31页 |
| ·广义的模块内部层次化完全互连 | 第31-33页 |
| ·层次化紧密全互连拓扑结构的构建 | 第33-37页 |
| ·偶模块时紧密全互连架构构建法 | 第33-35页 |
| ·奇模块时紧密全互连架构构建法 | 第35-37页 |
| ·性能测试与仿真结果 | 第37-39页 |
| ·测试坏境与测试方法 | 第37页 |
| ·仿真结果 | 第37-39页 |
| ·本章小结 | 第39-40页 |
| 第四章 路由选择机制的设计 | 第40-50页 |
| ·引言 | 第40-41页 |
| ·相关研究 | 第41-42页 |
| ·基于阻塞程度的输入选择机制 | 第42-46页 |
| ·前言 | 第42页 |
| ·输入选择机制 | 第42-45页 |
| ·BLIS算法伪代码 | 第45-46页 |
| ·实验结果 | 第46-49页 |
| ·本章小结 | 第49-50页 |
| 第五章 总结与展望 | 第50-52页 |
| 参考文献 | 第52-55页 |
| 致谢 | 第55-56页 |
| 攻读学位期间发表的学术论文 | 第56页 |