摘要 | 第6-7页 |
ABSTRICT | 第7-8页 |
缩略语对照表 | 第11-14页 |
第一章 绪论 | 第14-18页 |
1.1 课题背景与研究意义 | 第14-16页 |
1.2 国内外研究现状 | 第16-17页 |
1.3 主要研究内容与目标 | 第17页 |
1.4 论文的组织结构 | 第17-18页 |
第二章 验证综述与UVM验证方法学 | 第18-30页 |
2.1 芯片研制流程与其中的验证技术 | 第18-22页 |
2.1.1 集成电路芯片研制流程 | 第18页 |
2.1.2 静态验证 | 第18-20页 |
2.1.3 动态验证 | 第20-22页 |
2.2 Systemverilog语言特性分析 | 第22-23页 |
2.3 UVM验证方法学研究 | 第23-29页 |
2.3.1 UVM的树形结构与类继承关系 | 第23-25页 |
2.3.2 UVM中的phase机制 | 第25-27页 |
2.3.3 TLM通信机制 | 第27-28页 |
2.3.4 寄存器模型 | 第28-29页 |
2.4 本章小结 | 第29-30页 |
第三章 自动协商电路研究及验证策略分析 | 第30-42页 |
3.1 自动协商背景与原理 | 第30页 |
3.2 自动协商功能与模块结构 | 第30-39页 |
3.2.1 发送功能需求 | 第31-33页 |
3.2.2 接收功能 | 第33-35页 |
3.2.3 仲裁功能 | 第35-37页 |
3.2.4 MII管理接口 | 第37-39页 |
3.3 自动协商电路验证计划与策略 | 第39-40页 |
3.3.1 验证目标 | 第39-40页 |
3.3.2 激励添加手段 | 第40页 |
3.3.3 结果检验策略 | 第40页 |
3.4 本章小结 | 第40-42页 |
第四章 自动协商验证平台的设计与实现 | 第42-60页 |
4.1 验证平台总体框架 | 第42-43页 |
4.2 验证平台各组件具体实现 | 第43-56页 |
4.2.1 创建reg_transaction与an_transaction | 第43-44页 |
4.2.2 创建an_sequence | 第44-45页 |
4.2.3 创建an_sequencer与reg_sequencer | 第45页 |
4.2.4 创建an_driver与reg_driver | 第45-47页 |
4.2.5 创建an_monitor | 第47-48页 |
4.2.6 创建an_agent与reg_agent | 第48-49页 |
4.2.7 创建an_scoreboard | 第49-51页 |
4.2.8 创建register_model与reg_adapter | 第51-54页 |
4.2.9 创建an_subscriber与reg_subscriber | 第54-55页 |
4.2.10 创建an_env | 第55-56页 |
4.3 验证激励的开发 | 第56-59页 |
4.3.1 创建base_test | 第56页 |
4.3.2 创建验证用例 | 第56-59页 |
4.4 本章小结 | 第59-60页 |
第五章 自动协商电路验证结果分析 | 第60-70页 |
5.1 仿真环境的构建 | 第60页 |
5.2 仿真脚本Makefile | 第60-61页 |
5.3 仿真结果分析 | 第61-68页 |
5.3.1 查看log文件 | 第61-62页 |
5.3.2 查看波形文件 | 第62-68页 |
5.4 覆盖率收集 | 第68-69页 |
5.5 本章小结 | 第69-70页 |
第六章 总结与展望 | 第70-72页 |
6.1 总结 | 第70-71页 |
6.2 展望 | 第71-72页 |
参考文献 | 第72-74页 |
致谢 | 第74-76页 |
作者简介 | 第76-77页 |