一种高速大容量异步FIFO存储器的设计
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-13页 |
·研究意义 | 第7-8页 |
·FIFO 的发展概况 | 第8-9页 |
·异步 FIFO 简介 | 第9-11页 |
·论文相关工作 | 第11-13页 |
第二章 异步 FIFO 存储器 | 第13-29页 |
·一般异步 FIFO 的结构 | 第13页 |
·亚稳态 | 第13-22页 |
·亚稳态的产生 | 第13-15页 |
·MTBF 及其计算 | 第15-16页 |
·用两级寄存器同步异步数据 | 第16-18页 |
·格雷码 | 第18-21页 |
·握手信号 | 第21-22页 |
·二进制指针和格雷码指针的比较 | 第22页 |
·判断 FIFO 的状态 | 第22-26页 |
·状态判断方法一 | 第23-24页 |
·状态判断方法二 | 第24-26页 |
·状态产生与时钟域 | 第26页 |
·本章小结 | 第26-29页 |
第三章 高速大容量异步 FIFO 的设计 | 第29-51页 |
·设计目标 | 第29页 |
·大容量异步 FIFO 的结构 | 第29-30页 |
·输入输出模块 | 第30-32页 |
·状态判断模块 | 第32-36页 |
·空、满状态的判断 | 第32-34页 |
·保守的空满状态判断 | 第34页 |
·可编程将空、将满状态的判断 | 第34-36页 |
·存储模块 | 第36-49页 |
·RAM 存储单元的数据存储原理 | 第36-37页 |
·RAM 存储单元的结构 | 第37-39页 |
·存储单元的稳定性分析 | 第39-43页 |
·存储阵列的组织与高速设计 | 第43-46页 |
·存储模块的 Verilog 描述 | 第46-49页 |
·本章小结 | 第49-51页 |
第四章 设计验证与芯片测试 | 第51-55页 |
·设计验证 | 第51-53页 |
·仿真 | 第51-52页 |
·FIFO 的仿真 | 第52-53页 |
·芯片测试 | 第53-54页 |
·测试方法 | 第53-54页 |
·测试结果 | 第54页 |
·测试结果分析 | 第54页 |
·本章小结 | 第54-55页 |
第五章 总结与展望 | 第55-57页 |
·论文工作总结 | 第55-56页 |
·后续工作展望 | 第56-57页 |
致谢 | 第57-58页 |
参考文献 | 第58-61页 |
附录:作者在攻读硕士学位期间发表的论文 | 第61页 |