兼容PIC16F62X指令集的8位MCU芯片XD1708的设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-16页 |
第一章 绪论 | 第16-20页 |
1.1 研究背景与意义 | 第16页 |
1.2 国内外现状与发展趋势 | 第16-17页 |
1.3 研究内容、方法与结果 | 第17-19页 |
1.4 章节安排 | 第19-20页 |
第二章 XD1708的架构分析与模块划分 | 第20-30页 |
2.1 芯片的架构分析 | 第20-26页 |
2.1.1 指令集 | 第21-24页 |
2.1.2 总线结构 | 第24-25页 |
2.1.3 整体框图 | 第25-26页 |
2.2 芯片的模块划分 | 第26-28页 |
2.2.1 数字部分 | 第26-27页 |
2.2.2 模拟部分 | 第27-28页 |
2.3 小结 | 第28-30页 |
第三章 XD1708的模块设计 | 第30-48页 |
3.1 内核的设计 | 第30-37页 |
3.1.1 译码模块的设计 | 第31-33页 |
3.1.2 程序计数器模块的设计 | 第33-34页 |
3.1.3 操作数模块的设计 | 第34-35页 |
3.1.4 运算与写回模块的设计 | 第35-36页 |
3.1.5 中断模块的设计 | 第36-37页 |
3.2 外设的设计 | 第37-41页 |
3.2.1 I~2C从机的设计 | 第37-39页 |
3.2.2 UART的设计 | 第39-41页 |
3.3 MROM的设计 | 第41-45页 |
3.4 SRAM的设计 | 第45-46页 |
3.5 小结 | 第46-48页 |
第四章 XD1708数字部分的仿真与验证 | 第48-58页 |
4.1 数字部分的仿真 | 第48-54页 |
4.1.1 内核的仿真 | 第48-50页 |
4.1.2 I~2C从机的仿真 | 第50-52页 |
4.1.3 数字部分的整体仿真 | 第52-54页 |
4.2 数字部分的验证 | 第54-57页 |
4.2.1 验证的意义与原理 | 第54-55页 |
4.2.2 验证的过程 | 第55-57页 |
4.3 小结 | 第57-58页 |
第五章 数字后端设计 | 第58-68页 |
5.1 电路的综合 | 第58-61页 |
5.1.1 综合的重要概念 | 第58-60页 |
5.1.2 XD1708的综合 | 第60-61页 |
5.2 静态时序分析 | 第61-64页 |
5.2.1 STA的重要概念 | 第61-63页 |
5.2.2 XD1708的STA | 第63-64页 |
5.3 自动布局布线 | 第64-66页 |
5.4 小结 | 第66-68页 |
第六章 XD1708的应用电路设计与测试 | 第68-72页 |
6.1 应用电路设计 | 第68页 |
6.2 芯片测试 | 第68-71页 |
6.3 小结 | 第71-72页 |
第七章 结论与展望 | 第72-74页 |
7.1 研究结论 | 第72页 |
7.2 研究展望 | 第72-74页 |
附录A | 第74-76页 |
附录B | 第76-80页 |
参考文献 | 第80-84页 |
致谢 | 第84-86页 |
作者简介 | 第86-87页 |