摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-23页 |
1.1 引言 | 第15页 |
1.2 研究背景及意义 | 第15-19页 |
1.3 研究现状、存在的问题及研究意义 | 第19-20页 |
1.4 本文的主要工作 | 第20-23页 |
第二章 数字D类音频功率放大器的结构 | 第23-31页 |
2.1 D类放大器的调制方法 | 第23-27页 |
2.1.1 数字PWM调制原理 | 第23-25页 |
2.1.2 数字PDM调制原理 | 第25-27页 |
2.2 功率输出级 | 第27-30页 |
2.2.1 谐波失真 | 第27-28页 |
2.2.2 D类放大器的功率和效率 | 第28-29页 |
2.2.3 EMI (Electromagnetic interference) | 第29-30页 |
2.3 本章小结 | 第30-31页 |
第三章 基于dC-LAG-NR算法调制原理及实现方法 | 第31-41页 |
3.1 常见的采样算法 | 第31-35页 |
3.1.1 线性插值法(Linear Interpolation Sampling Process,LI) | 第31-32页 |
3.1.2 Delta 补偿(SC)采样算法 | 第32-33页 |
3.1.3 LAG-NR采样算法 | 第33-35页 |
3.2 基于dC-LAG-NR的采样算法 | 第35-40页 |
3.2.1 高阶线性原理 | 第35-37页 |
3.2.2 牛顿-拉夫逊方法 | 第37-38页 |
3.2.3 dC-LAG-NR算法 | 第38-40页 |
3.3 本章小结 | 第40-41页 |
第四章 基于FPGA的数字音频放大器系统的设计与仿真 | 第41-53页 |
4.1 数字D类音频放大器系统的结构 | 第41页 |
4.2 数字音频放大器系统的系统仿真 | 第41-45页 |
4.3 dC-LAG-NR采样算法硬件实现与仿真 | 第45-48页 |
4.3.1 ADC控制器设计原理 | 第45页 |
4.3.2 SC-LAG-NR采样算法模块设计与仿真 | 第45-46页 |
4.3.3 脉冲产生模块设计与仿真 | 第46-48页 |
4.3.4 数字音频功率放大器系统的FPGA实现 | 第48页 |
4.4 功率输出级电路设计与仿真 | 第48-51页 |
4.4.1 PWM调制电路设计 | 第48-49页 |
4.4.2 MOS管驱动电路 | 第49-50页 |
4.4.3 H桥互补对称输出、低通滤波电路 | 第50-51页 |
4.4.4 仿真结果 | 第51页 |
4.5 本章小结 | 第51-53页 |
第五章 基于FPGA的数字音频放大器系统的测试与分析 | 第53-67页 |
5.1 测试平台总体结构介绍 | 第53页 |
5.2 功率输出级PCB设计 | 第53-56页 |
5.2.1 PCB原理图设计 | 第53-54页 |
5.2.2 PCB版图设计 | 第54-56页 |
5.3 D类音频功放开关放大器测试 | 第56-63页 |
5.4 D类音频功率放大器的效率测试 | 第63-64页 |
5.5 本章小结 | 第64-67页 |
第六章 总结与展望 | 第67-69页 |
工作总结 | 第67页 |
未来展望 | 第67-69页 |
附录 | 第69-73页 |
参考文献 | 第73-77页 |
致谢 | 第77-79页 |
作者简介 | 第79-80页 |