摘要 | 第1-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第11-14页 |
·课题研究背景 | 第11页 |
·国内外研究现状 | 第11-12页 |
·本文研究内容 | 第12-13页 |
·本文结构安排 | 第13-14页 |
第二章 密码芯片的功耗攻击技术 | 第14-20页 |
·旁路攻击技术 | 第14页 |
·功耗攻击介绍 | 第14-19页 |
·功耗攻击的可行性 | 第15-17页 |
·简单功耗攻击(Simple Power Analysis:SPA) | 第17-18页 |
·差分功耗攻击(Differential Power Analysis:DPA) | 第18-19页 |
·高阶差分功耗攻击(High Order DPA:HODPA) | 第19页 |
·本章小结 | 第19-20页 |
第三章 功耗均衡电路的设计与验证 | 第20-44页 |
·影响电路功耗的因素 | 第20-24页 |
·信号跳变概率对功耗的影响 | 第20-21页 |
·信号跳变时刻对功耗的影响 | 第21-22页 |
·功耗均衡电路的工作原理 | 第22-24页 |
·LBDL组合逻辑单元优化 | 第24-27页 |
·单元电路结构 | 第24-25页 |
·单元结构优化 | 第25-27页 |
·单元电路验证 | 第27页 |
·功耗均衡触发器的设计 | 第27-39页 |
·动态锁存器设计 | 第28-30页 |
·置位清零电路的设计 | 第30-32页 |
·功耗均衡触发器的工作原理 | 第32-37页 |
·功耗均衡触发器的验证和时序约束 | 第37-39页 |
·单轨转双轨电路 | 第39-41页 |
·单轨转双轨电路的设计 | 第39-40页 |
·单轨转双轨电路的验证 | 第40-41页 |
·功耗均衡单元控制电路 | 第41-43页 |
·本章小结 | 第43-44页 |
第四章 功耗均衡标准单元库的实现 | 第44-54页 |
·标准单元库的设计流程 | 第44-45页 |
·功耗均衡标准单元的特征参数描述 | 第45-48页 |
·数据跳变延时与单元传播延时 | 第45-46页 |
·输入引脚电容与输出负载电容 | 第46-47页 |
·标准单元功耗 | 第47页 |
·标准单元面积 | 第47页 |
·标准单元抗功耗攻击评价标准 | 第47-48页 |
·功耗均衡单元的版图实现 | 第48-53页 |
·LBDL_AND2模块的版图设计与验证 | 第48-50页 |
·TSCSDDL FF功耗均衡触发器的版图设计与验证 | 第50-53页 |
·功耗均衡标准单元库文件的提取 | 第53页 |
·本章小结 | 第53-54页 |
第五章 功耗均衡电路实例 | 第54-61页 |
·功耗均衡计数器电路的设计与验证 | 第54-57页 |
·功耗均衡计数器版图的设计与验证 | 第57-59页 |
·功耗均衡单元库的可用性分析 | 第59-60页 |
·本章小结 | 第60-61页 |
第六章 结束语 | 第61-63页 |
·本文工作总结 | 第61-62页 |
·未来研究方向 | 第62-63页 |
致谢 | 第63-64页 |
参考文献 | 第64-68页 |
作者在学期间取得的学术成果 | 第68页 |