首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

多通道高速时钟数据恢复电路设计

摘要第5-6页
ABSTRACT第6-7页
第一章 绪论第14-20页
    1.1 课题研究背景第14-17页
    1.2 课题研究现状第17-18页
    1.3 本课题的设计目标及工作内容第18-20页
第二章 CDR的基本概念第20-30页
    2.1 随机非归零码第20-21页
    2.2 抖动特性的分析第21-26页
        2.2.1 抖动的定义第21-23页
        2.2.2 抖动的分类第23-26页
    2.3 CDR电路的关键参数第26-28页
        2.3.1 抖动容忍第27-28页
        2.3.2 抖动传输第28页
        2.3.3 自身抖动第28页
    2.4 本章小节第28-30页
第三章 CDR的基本结构和理论分析第30-43页
    3.1 CDR的基本结构第30-37页
        3.1.1 基于负反馈结构的CDR第30-35页
        3.1.2 基于前馈结构的CDR第35页
        3.1.3 突发模式的CDR第35-37页
        3.1.4 各种结构的优缺点比较第37页
    3.2 相位插值器的理论分析第37-41页
    3.3 本章小节第41-43页
第四章 CDR电路设计与改进第43-75页
    4.1 CDR电路结构与改进第43-44页
    4.2 鉴相器电路设计第44-54页
        4.2.1 Hogge鉴相器第44-46页
        4.2.2 二进制鉴相器第46-49页
        4.2.3 鉴相器电路设计第49-54页
    4.3 电荷泵电路设计第54-58页
        4.3.1 电荷泵的非理想效应第54-55页
        4.3.2 电荷泵的电路结构第55-57页
        4.3.3 电荷泵的仿真第57-58页
    4.4 相位插值电路设计第58-62页
    4.5 PI控制电路设计第62-71页
        4.5.1 PI电流源控制电路第62-67页
        4.5.2 VI转换电路第67页
        4.5.3 迟滞比较器电路设计第67-70页
        4.5.4 SCG电路设计第70-71页
    4.6 差分转单端电路第71-72页
    4.7 CDR整体电路的验证与仿真第72-74页
    4.8 本章小节第74-75页
第五章 CDR版图设计与后仿真第75-81页
    5.1 CDR的版图设计第75-77页
    5.2 CDR整体电路的后仿真结果第77-80页
    5.3 本章小节第80-81页
第六章 总结与展望第81-83页
    6.1 总结第81页
    6.2 存在的不足与展望第81-83页
致谢第83-84页
参考文献第84-89页
攻硕期间取得的研究成果第89-90页

论文共90页,点击 下载论文
上一篇:基于HFSS的高速PCB信号完整性研究
下一篇:包络跟踪功率放大器技术研究