多通道高速时钟数据恢复电路设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第14-20页 |
1.1 课题研究背景 | 第14-17页 |
1.2 课题研究现状 | 第17-18页 |
1.3 本课题的设计目标及工作内容 | 第18-20页 |
第二章 CDR的基本概念 | 第20-30页 |
2.1 随机非归零码 | 第20-21页 |
2.2 抖动特性的分析 | 第21-26页 |
2.2.1 抖动的定义 | 第21-23页 |
2.2.2 抖动的分类 | 第23-26页 |
2.3 CDR电路的关键参数 | 第26-28页 |
2.3.1 抖动容忍 | 第27-28页 |
2.3.2 抖动传输 | 第28页 |
2.3.3 自身抖动 | 第28页 |
2.4 本章小节 | 第28-30页 |
第三章 CDR的基本结构和理论分析 | 第30-43页 |
3.1 CDR的基本结构 | 第30-37页 |
3.1.1 基于负反馈结构的CDR | 第30-35页 |
3.1.2 基于前馈结构的CDR | 第35页 |
3.1.3 突发模式的CDR | 第35-37页 |
3.1.4 各种结构的优缺点比较 | 第37页 |
3.2 相位插值器的理论分析 | 第37-41页 |
3.3 本章小节 | 第41-43页 |
第四章 CDR电路设计与改进 | 第43-75页 |
4.1 CDR电路结构与改进 | 第43-44页 |
4.2 鉴相器电路设计 | 第44-54页 |
4.2.1 Hogge鉴相器 | 第44-46页 |
4.2.2 二进制鉴相器 | 第46-49页 |
4.2.3 鉴相器电路设计 | 第49-54页 |
4.3 电荷泵电路设计 | 第54-58页 |
4.3.1 电荷泵的非理想效应 | 第54-55页 |
4.3.2 电荷泵的电路结构 | 第55-57页 |
4.3.3 电荷泵的仿真 | 第57-58页 |
4.4 相位插值电路设计 | 第58-62页 |
4.5 PI控制电路设计 | 第62-71页 |
4.5.1 PI电流源控制电路 | 第62-67页 |
4.5.2 VI转换电路 | 第67页 |
4.5.3 迟滞比较器电路设计 | 第67-70页 |
4.5.4 SCG电路设计 | 第70-71页 |
4.6 差分转单端电路 | 第71-72页 |
4.7 CDR整体电路的验证与仿真 | 第72-74页 |
4.8 本章小节 | 第74-75页 |
第五章 CDR版图设计与后仿真 | 第75-81页 |
5.1 CDR的版图设计 | 第75-77页 |
5.2 CDR整体电路的后仿真结果 | 第77-80页 |
5.3 本章小节 | 第80-81页 |
第六章 总结与展望 | 第81-83页 |
6.1 总结 | 第81页 |
6.2 存在的不足与展望 | 第81-83页 |
致谢 | 第83-84页 |
参考文献 | 第84-89页 |
攻硕期间取得的研究成果 | 第89-90页 |