首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

基于VOQ结构的NoC设计与验证

摘要第5-6页
Abstract第6页
第一章 绪论第9-17页
    1.1 研究背景第9-14页
        1.1.1 多核 SoC 设计的瓶颈第9-12页
        1.1.2 NoC 技术的兴起第12页
        1.1.3 国内外研究现状第12-14页
    1.2 论文的主要内容和章节安排第14-17页
        1.2.1 本文的工作目标和内容第14页
        1.2.2 章节安排第14-17页
第二章 NoC 技术基础第17-33页
    2.1 NoC 理论概述第17-19页
    2.2 拓扑结构第19-22页
        2.2.1 规则拓扑第19-22页
        2.2.2 非规则定制拓扑第22页
    2.3 交换技术第22-25页
    2.4 路由算法第25-27页
    2.6 死锁问题第27-30页
        2.6.1 死锁产生的原因第27-28页
        2.6.2 处理死锁的方法第28-29页
        2.6.3 无死锁路由算法介绍第29-30页
    2.7 虚通道技术介绍第30-32页
    2.8 本章小结第32-33页
第三章 基于虚拟输出队列路由器的片上网络设计第33-53页
    3.1 MESH 片上网络系统概述第33-36页
        3.1.1 系统架构第33-34页
        3.1.2 网络接口定义第34-35页
        3.1.3 数据分组格式第35-36页
        3.1.4 系统工作流程第36页
    3.2 虫孔路由器的设计第36-45页
        3.2.1 虫孔路由节点构成第36-37页
        3.2.2 输入缓冲队列第37-40页
        3.2.3 RC 单元第40-41页
        3.2.4 SA 单元第41-44页
        3.2.5 交叉开关 CROSSBAR第44-45页
    3.3 VOQ 路由节点设计第45-51页
        3.3.1 VOQ 路由器结构第45-46页
        3.3.2 接口信号和微片格式定义第46页
        3.3.3 输入端口设计第46-47页
        3.3.4 输出端口设计第47-48页
        3.3.5 输出仲裁器优化第48-50页
        3.3.6 DVOQ 路由器设计第50-51页
    3.4 本章小结第51-53页
第四章 验证与综合第53-69页
    4.1 NoC 评价标准第53-54页
    4.2 片上网络验证平台设计第54-58页
        4.2.1 验证技术介绍第54-57页
        4.2.2 NoC 验证平台设计第57-58页
    4.3 功能验证与性能分析第58-65页
        4.3.1 片上网络功能验证第58-60页
        4.3.2 代码覆盖率统计第60-62页
        4.3.3 片上网络性能验证第62-65页
    4.4 逻辑综合第65-68页
    4.5 本章小结第68-69页
第五章 总结与展望第69-71页
    5.1 论文工作总结第69页
    5.2 工作展望第69-71页
致谢第71-73页
参考文献第73-77页

论文共77页,点击 下载论文
上一篇:机载相控阵雷达非均匀杂波抑制方法研究
下一篇:高中古典诗歌教学贯彻审美教育的实践探索