VLSI设计中的形式验证方法研究
| 摘要 | 第1-7页 |
| Abstract | 第7-12页 |
| 第1章 绪论 | 第12-38页 |
| ·课题的研究意义 | 第12-14页 |
| ·VLSI的设计流程 | 第14页 |
| ·VLSI的功能验证概述 | 第14-19页 |
| ·模拟验证 | 第15-17页 |
| ·形式验证 | 第17-18页 |
| ·半形式化验证 | 第18-19页 |
| ·形式验证方法 | 第19-24页 |
| ·等价性验证 | 第19-22页 |
| ·模型检验 | 第22-23页 |
| ·定理证明 | 第23-24页 |
| ·形式验证的研究现状 | 第24-35页 |
| ·基于可满足的形式验证 | 第24-26页 |
| ·基于多项式的形式验证 | 第26页 |
| ·基于判决图的形式验证 | 第26-35页 |
| ·本文的主要工作 | 第35-36页 |
| ·本文的组织结构 | 第36-38页 |
| 第2章 W~2GL模型 | 第38-49页 |
| ·引言 | 第38-39页 |
| ·现有的WGL模型 | 第39-42页 |
| ·W~2GL模型 | 第42-48页 |
| ·W~2GL的构建 | 第44-45页 |
| ·W~2GL的化简 | 第45-47页 |
| ·W~2GL的位级逻辑运算表示 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 第3章 基于W~2GL的数据通路等价性验证 | 第49-67页 |
| ·引言 | 第49页 |
| ·W~2GL的变量排序 | 第49-57页 |
| ·W~2GL局部互换算法 | 第51-56页 |
| ·启发式排序 | 第56-57页 |
| ·W~2GL的算法 | 第57-61页 |
| ·加法算法 | 第57-59页 |
| ·乘法算法 | 第59-61页 |
| ·基于W~2GL的等价性验证 | 第61-63页 |
| ·实验结果 | 第63-66页 |
| ·本章小结 | 第66-67页 |
| 第4章 基于HWGL的RTL等价性验证 | 第67-81页 |
| ·引言 | 第67-68页 |
| ·目前已经存在的模型 | 第68-71页 |
| ·BDD模型 | 第68-69页 |
| ·WLDD模型 | 第69页 |
| ·W~2GL模型 | 第69-70页 |
| ·几种模型表示能力比较 | 第70-71页 |
| ·HWGL模型 | 第71-75页 |
| ·字级算术操作表示 | 第71页 |
| ·位级逻辑操作表示 | 第71-72页 |
| ·字级逻辑操作表示 | 第72-73页 |
| ·字级位级的混合表示 | 第73-75页 |
| ·基于HWGL模型的验证实例 | 第75-77页 |
| ·实验结果 | 第77-80页 |
| ·本章小结 | 第80-81页 |
| 第5章 基于BWGL的性质检验 | 第81-111页 |
| ·引言 | 第81-82页 |
| ·BWGL模型 | 第82-91页 |
| ·字级操作的语法和语义 | 第82-84页 |
| ·BWGL的构造 | 第84-86页 |
| ·BWGL的操作 | 第86-91页 |
| ·设计中的性质检验 | 第91-94页 |
| ·DFG-BWGL转化 | 第94-96页 |
| ·性质检验过程 | 第96-102页 |
| ·CheckComb过程 | 第96-97页 |
| ·CheckX过程 | 第97-99页 |
| ·CheckXn过程 | 第99-102页 |
| ·处理器验证 | 第102-106页 |
| ·处理器的功能 | 第102-103页 |
| ·验证过程 | 第103-106页 |
| ·实验结果 | 第106-110页 |
| ·本章小结 | 第110-111页 |
| 结论 | 第111-114页 |
| 参考文献 | 第114-127页 |
| 攻读博士学位期间发表的论文和取得的科研成果 | 第127-128页 |
| 致谢 | 第128页 |