VLSI设计中的互连串扰噪声研究
摘要 | 第1-7页 |
Abstract | 第7-13页 |
第1章 绪论 | 第13-29页 |
·课题的背景及意义 | 第13-15页 |
·研究现状 | 第15-26页 |
·以互连为核心的设计流程 | 第15-20页 |
·互连线间的串扰噪声问题 | 第20-26页 |
·本文的工作 | 第26-27页 |
·论文的组织结构 | 第27-29页 |
第2章 VLSI设计中的互连串扰噪声综述 | 第29-41页 |
·互连串扰噪声故障分析 | 第29-36页 |
·功能噪声故障分析 | 第31-32页 |
·层次结构中的功能噪声故障分析 | 第32-33页 |
·延迟噪声故障分析 | 第33-36页 |
·互连串扰噪声估算 | 第36-40页 |
·互连寄生参数 | 第36-39页 |
·统计分析 | 第39-40页 |
·本章小结 | 第40-41页 |
第3章 基于改进噪声窗口的功能噪声故障分析方法 | 第41-56页 |
·引言 | 第41-42页 |
·噪声窗口模型 | 第42-44页 |
·改进的噪声窗口模型 | 第44-45页 |
·可实现噪声脉冲的计算 | 第45-52页 |
·算法描述 | 第45-49页 |
·实例说明 | 第49-52页 |
·实验结果 | 第52-55页 |
·本章小结 | 第55-56页 |
第4章 基于逻辑敏化的全局功能噪声故障分析方法 | 第56-70页 |
·引言 | 第56-57页 |
·逻辑敏化的交叉耦合 | 第57-59页 |
·全局虚假交叉耦合 | 第59-60页 |
·利用CIVS识别全局虚假交叉耦合 | 第60-63页 |
·算法描述 | 第60-62页 |
·算法实例 | 第62-63页 |
·利用X-函数识别全局虚假交叉耦合 | 第63-66页 |
·算法描述 | 第63-65页 |
·算法实例 | 第65-66页 |
·实验结果 | 第66-68页 |
·本章小结 | 第68-70页 |
第5章 基于优先性的延迟噪声故障分析方法 | 第70-80页 |
·引言 | 第70-71页 |
·修剪分析空间 | 第71-73页 |
·延迟噪声故障分析 | 第73-77页 |
·延迟噪声故障发生概率 | 第73-76页 |
·Top-k虚假延迟噪声故障 | 第76-77页 |
·实验结果 | 第77-79页 |
·本章小结 | 第79-80页 |
第6章 互连串扰噪声统计分析方法 | 第80-100页 |
·引言 | 第80-81页 |
·分布式RC-π模型的简化 | 第81-85页 |
·简化模型中的制程变异 | 第85-86页 |
·空间相关性 | 第86-88页 |
·互连串扰噪声的PDF估算 | 第88-92页 |
·实验结果 | 第92-99页 |
·不同电路模型对比 | 第92-94页 |
·串扰噪声模型的统计对比 | 第94-99页 |
·本章小结 | 第99-100页 |
结论 | 第100-102页 |
参考文献 | 第102-116页 |
攻读博士学位期间发表的论文和取得的科研成果 | 第116-117页 |
致谢 | 第117页 |