| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-10页 |
| ·可编程技术概论 | 第8页 |
| ·研究意义 | 第8页 |
| ·本文工作 | 第8-9页 |
| ·论文的结构 | 第9-10页 |
| 第二章 SOC 与IP 核 | 第10-15页 |
| ·片上系统SOC | 第10-11页 |
| ·IP 核 | 第11-12页 |
| ·在系统编程技术及其发展 | 第12-15页 |
| ·在系统编程技术概述 | 第12-13页 |
| ·在系统编程技术的发展现状 | 第13-14页 |
| ·在系统编程技术的前景 | 第14-15页 |
| 第三章 ICSP 硬件电路IP 核电路设计 | 第15-31页 |
| ·ICSP 概述 | 第15-16页 |
| ·ICSP 硬件内核电路架构 | 第16-17页 |
| ·ICSP 硬件内核电路设计 | 第17-27页 |
| ·串并、并串转换电路 | 第17-21页 |
| ·微指令译码电路 | 第21-23页 |
| ·线性移位反馈计数器 | 第23-27页 |
| ·ICSP 扩展功能设计 | 第27-29页 |
| ·ICSP 硬件电路IP 核的仿真验证 | 第29-31页 |
| 第四章 ICSP 硬件电路IP 核在SOC 中的嵌入设计 | 第31-44页 |
| ·SOC 应用系统架构 | 第31-32页 |
| ·ICSP 硬件电路IP 与SOC 中存储器的接口设计 | 第32-37页 |
| ·ICSP 硬件电路IP 与SOC 片外串行通信的通道设计 | 第37-39页 |
| ·ICSP 的软硬件通信接口时序与仿真 | 第39-40页 |
| ·ICSP 硬件电路IP 核嵌入的物理版图设计 | 第40-44页 |
| ·DRC 设计规则检查 | 第41-42页 |
| ·LVS 版图原理图一致性检查 | 第42-44页 |
| 第五章 ICSP 配套软件设计 | 第44-65页 |
| ·ICSP 串行通信基本原理 | 第44-46页 |
| ·ICSP 微指令集 | 第46-48页 |
| ·以SOC 存储器为目标的典型ICSP 微程序设计 | 第48-61页 |
| ·SOC 程序存储器的ICSP 编程微程序流程 | 第48-52页 |
| ·SOC CONFIG 存储器的ICSP 编程微程序流程 | 第52-54页 |
| ·SOC 数据存储器的ICSP 编程微程序流程 | 第54-55页 |
| ·FLASH 存储器的ICSP 擦除微程序流程 | 第55-57页 |
| ·SOC 存储器的ICSP 验证读微程序流程 | 第57-59页 |
| ·SOC 存储器烧录子函数微程序流程 | 第59-61页 |
| ·ICSP 应用软件设计 | 第61-65页 |
| 第六章 ICSP IP 核的应用样片测试 | 第65-74页 |
| ·串行编程器设计 | 第66-68页 |
| ·应用样片测试 | 第68页 |
| ·微指令测试 | 第68-72页 |
| ·微程序测试 | 第72-74页 |
| 第七章 结论 | 第74-75页 |
| 致谢 | 第75-76页 |
| 参考文献 | 第76-77页 |