摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第13-19页 |
1.1 研究背景及意义 | 第13-15页 |
1.2 国内外研究的现状 | 第15-17页 |
1.3 论文的主要研究内容 | 第17-18页 |
1.4 论文的组织结构 | 第18-19页 |
第二章 硬件木马检测技术概述 | 第19-28页 |
2.1 硬件木马的定义 | 第19-21页 |
2.2 硬件木马的分类 | 第21-23页 |
2.3 硬件木马的检测方法研究 | 第23-27页 |
2.3.1 基于失效分析的检测方法 | 第23-24页 |
2.3.2 基于逻辑测试的检测方法 | 第24-25页 |
2.3.3 基于侧信道分析的检测方法 | 第25-26页 |
2.3.4 硬件木马主动检测技术 | 第26-27页 |
2.4 本章小结 | 第27-28页 |
第三章 ASIC后端设计对硬件木马检测的影响分析 | 第28-44页 |
3.1 基准电路选取 | 第28-31页 |
3.1.1 AES加密电路 | 第28-30页 |
3.1.2 RS-232串口通信接口电路 | 第30-31页 |
3.2 硬件木马的选取与待测电路设计 | 第31-35页 |
3.2.1 硬件木马插入程序设计 | 第32-35页 |
3.2.2 待测电路设计 | 第35页 |
3.3 ASIC后端设计及结果分析 | 第35-43页 |
3.3.1 逻辑综合及结果分析 | 第36-39页 |
3.3.2 物理设计及结果分析 | 第39-43页 |
3.4 本章小结 | 第43-44页 |
第四章 关于逻辑测试方法的研究 | 第44-64页 |
4.1 硬件木马触发的条件分析 | 第44-46页 |
4.1.1 硬件木马触发的理论分析 | 第44-45页 |
4.1.2 硬件木马触发难点分析 | 第45-46页 |
4.2 基于可测性设计的测试向量生成方法设计 | 第46-53页 |
4.2.1 可测性技术概述 | 第46-47页 |
4.2.2 扫描链插入流程 | 第47-50页 |
4.2.3 扫描链的自动化插入 | 第50-52页 |
4.2.4 测试向量生成 | 第52-53页 |
4.3 高效测试向量生成方案设计 | 第53-62页 |
4.3.1 N-Detect技术简介 | 第54-55页 |
4.3.2 高效辅助侧信道检测的测试向量生成方法设计 | 第55-59页 |
4.3.3 结果分析 | 第59-62页 |
4.4 本章小结 | 第62-64页 |
第五章 关于侧信道检测方法的研究 | 第64-80页 |
5.1 基于门控技术的多参数检测技术方案设计 | 第64-66页 |
5.1.1 多参数技术原理分析 | 第64-66页 |
5.1.2 时钟门控技术应用 | 第66页 |
5.2 多参数检测流程 | 第66-67页 |
5.3 综合检测及结果分析 | 第67-73页 |
5.3.1 多参数侧信道检测结果分析 | 第67-71页 |
5.3.2 基于时钟门控的侧信道检测技术提升 | 第71-73页 |
5.4 基于马氏距离的数据处理与分析 | 第73-78页 |
5.4.1 马氏距离概述 | 第73-74页 |
5.4.2 基于马氏距离硬件术马检测流程 | 第74-75页 |
5.4.3 检测结果分析 | 第75-78页 |
5.5 本章小结 | 第78-80页 |
第六章 总结与展望 | 第80-82页 |
致谢 | 第82-83页 |
参考文献 | 第83-88页 |
攻读硕士学位期间取得的成果 | 第88页 |