摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-13页 |
·研究背景 | 第9-10页 |
·国内外研究现状 | 第10-11页 |
·论文主要研究工作和贡献 | 第11页 |
·论文组织结构 | 第11-13页 |
第二章 CMOS 电路低功耗技术基本理论 | 第13-27页 |
·CMOS 电路功耗的产生原理 | 第13-18页 |
·静态功耗 | 第14-15页 |
·动态功耗 | 第15-18页 |
·低功耗设计方法 | 第18-25页 |
·系统级低功耗设计方法 | 第19-21页 |
·RTL 及综合级低功耗设计方法 | 第21-25页 |
·小结 | 第25-27页 |
第三章 UHF RFID 自主标准标签芯片构架设计 | 第27-37页 |
·UHF RFID 系统工作原理 | 第27-29页 |
·RFID 系统组成 | 第27-28页 |
·RFID 系统工作原理 | 第28-29页 |
·UHF RFID 自主标准创新性分析 | 第29-33页 |
·物理层通信 | 第29-31页 |
·协议层通信 | 第31-33页 |
·UHF RFID 标签设计架构 | 第33-34页 |
·数字基带处理器低功耗架构设计 | 第34-36页 |
·小结 | 第36-37页 |
第四章 基带处理器关键的低功耗设计技术 | 第37-47页 |
·系统级动态功耗管理 | 第37-38页 |
·RTL 级功耗优化 | 第38-43页 |
·TPP 解码 | 第38-40页 |
·并行 CRC 计算 | 第40-42页 |
·低功耗代码编写 | 第42-43页 |
·门控时钟 | 第43-44页 |
·版图前功耗优化结果 | 第44-45页 |
·小结 | 第45-47页 |
第五章 RFID 时钟策略以及低功耗时钟优化 | 第47-69页 |
·RFID 时钟的产生方式及可行性分析 | 第47-51页 |
·基带处理器低功耗时钟源的选取 | 第47-48页 |
·低功耗时钟源与 BLF 频率容限的矛盾 | 第48-51页 |
·数字基带处理器时钟树结构 | 第51-53页 |
·时钟树结构类型 | 第53-56页 |
·自我交叉时钟 | 第53-54页 |
·相互交叉时钟 | 第54-55页 |
·门控时钟 | 第55-56页 |
·低功耗时钟树综合 | 第56-64页 |
·组合逻辑时钟树综合 | 第56-58页 |
·时钟树平衡方式 | 第58-61页 |
·时钟树综合单元的选择 | 第61-62页 |
·时钟信号转换时间的设置 | 第62-64页 |
·结果与分析 | 第64-67页 |
·设计结果 | 第64-65页 |
·测试结果 | 第65-67页 |
·小结 | 第67-69页 |
第六章 总结 | 第69-71页 |
致谢 | 第71-73页 |
参考文献 | 第73-75页 |
研究成果 | 第75-76页 |