双界面卡EEPROM控制器电路设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 引言 | 第7-13页 |
·研究背景 | 第7-8页 |
·双界面卡介绍 | 第8-9页 |
·双界面卡简介 | 第8页 |
·双界面卡系统架构 | 第8-9页 |
·双界面卡的技术难点 | 第9页 |
·双界面卡应用 | 第9-10页 |
·市场前景 | 第10-11页 |
·论文章节安排 | 第11页 |
·本章小结 | 第11-13页 |
第二章 系统总体设计 | 第13-25页 |
·CPU 介绍 | 第13-15页 |
·CPU 概述 | 第13-15页 |
·系统中的 CPU 介绍 | 第15页 |
·系统总线 | 第15-21页 |
·SOC 片上总线概述 | 第15-16页 |
·系统中的 AMBA 总线介绍 | 第16-21页 |
·系统平台搭建 | 第21-22页 |
·系统结构图 | 第21页 |
·系统模块功能 | 第21-22页 |
·系统运行原理 | 第22-23页 |
·本章小结 | 第23-25页 |
第三章 EEPROM 控制器的设计实现 | 第25-45页 |
·EEPROM 介绍 | 第25-27页 |
·EEPROM 基本单元 | 第25页 |
·EEPROM 存储电路结构 | 第25页 |
·EEPROM 存储电路的工作过程 | 第25-26页 |
·EEPROM 模块符号及接口定义 | 第26-27页 |
·EEPROM 控制器功能介绍 | 第27-30页 |
·功能框图 | 第28页 |
·接口描述 | 第28-30页 |
·EEPROM 操作时序分析 | 第30-33页 |
·读操作分析 | 第30-31页 |
·编程操作分析 | 第31-33页 |
·功能实现 | 第33-43页 |
·控制器模块总体框图 | 第33页 |
·EEPROM 读操作 | 第33-40页 |
·EEPROM 编程操作 | 第40-41页 |
·EEPROM 数据自校验 | 第41-42页 |
·PUMP CLOCK 产生 | 第42-43页 |
·本章小结 | 第43-45页 |
第四章 仿真与验证 | 第45-59页 |
·系统仿真与验证流程 | 第45-47页 |
·模块验证流程 | 第45页 |
·系统级验证 | 第45-46页 |
·SOC 系统级验证环境 | 第46页 |
·仿真工具 | 第46-47页 |
·验证策略 | 第47页 |
·代码静态特性检查 | 第47-48页 |
·工具及检查项介绍 | 第47-48页 |
·检查结果 | 第48页 |
·子系统验证 | 第48-51页 |
·子系统级验证关键点 | 第48-49页 |
·子系统级仿真波形 | 第49-51页 |
·系统级验证 | 第51-57页 |
·系统级仿真结果 | 第51页 |
·系统级仿真波形 | 第51-52页 |
·FPGA 验证 | 第52-57页 |
·本章小结 | 第57-59页 |
第五章 总结与展望 | 第59-61页 |
·总结 | 第59-60页 |
·展望 | 第60-61页 |
致谢 | 第61-63页 |
参考文献 | 第63-64页 |