首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

面向多核阵列的高速互连结构设计与实现

摘要第5-6页
ABSTRACT第6-7页
第一章 绪论第15-22页
    1.1 论文选题意义和课题来源第15页
    1.2 国内外研究现状第15-18页
    1.3 关键技术及硬件平台概述第18-21页
        1.3.1 高速串行技术概述第18-19页
        1.3.2 NoC技术概述第19页
        1.3.3 硬件平台第19-21页
    1.4 本文的主要贡献和结构安排第21-22页
第二章 高速串行互连接口研究及验证第22-43页
    2.1 吉比特收发器结构第22-30页
        2.1.1 信号传输第23-24页
        2.1.2 并串转换和串并转换第24-26页
        2.1.3 线路编码机制第26-29页
            2.1.3.1 8B/10B编码第26-28页
            2.1.3.2 Comma字符检测第28-29页
        2.1.4 接收和发送FIFO第29页
        2.1.5 时钟和数据恢复技术第29-30页
    2.2 AURORA协议和SERIAL RAPID IO协议第30-31页
    2.3 高速串行互连接口验证第31-42页
        2.3.1 IBERT测试第32-35页
            2.3.1.1 IP核配置及生成第32-33页
            2.3.1.2 IBERT测试结果第33-35页
        2.3.2 自定协议测试第35-38页
            2.3.2.1 软仿测试第36-37页
            2.3.2.2 硬件测试第37-38页
        2.3.3 Serial Rapid IO测试第38-42页
            2.3.3.1 软仿测试第40-41页
            2.3.3.2 硬件测试第41-42页
    2.4 本章小结第42-43页
第三章 NOC设计与实现第43-75页
    3.1 NOC研究及设计第43-59页
        3.1.1 NoC路由算法第45-48页
        3.1.2 NoC交换机制第48-49页
        3.1.3 NoC存储结构第49-51页
        3.1.4 NoC可靠性第51-59页
            3.1.4.1 CRC方案第54-59页
    3.2 NOC实现第59-74页
        3.2.1 NI实现第61-68页
            3.2.1.1 CRC实现第63-64页
            3.2.1.2 data_check模块实现第64-65页
            3.2.1.3 缓冲模块实现第65页
            3.2.1.4 路由模块实现第65-66页
            3.2.1.5 输出控制模块实现第66-68页
        3.2.2 路由实现第68-74页
            3.2.2.1 超前路由模块实现第70-71页
            3.2.2.2 交换分配实现第71-72页
            3.2.2.3 仲裁器实现第72-74页
    3.3 本章小结第74-75页
第四章 系统设计及应用第75-93页
    4.1 系统互联第75-79页
        4.1.1 片间互联第76-78页
        4.1.2 板间互联第78-79页
    4.2 系统数据采集及分发第79-81页
    4.3 系统应用第81-92页
        4.3.1 LTE-A无线通信第81-86页
        4.3.2 基于矢量处理器的大规模并行处理第86-92页
    4.4 本章小结第92-93页
第五章 总结与展望第93-95页
致谢第95-96页
参考文献第96-100页
攻读硕士学位期间取得的成果第100-101页

论文共101页,点击 下载论文
上一篇:多通道高速采样系统的频率合成器实现技术研究
下一篇:一种新型VCTCXO的设计和实现