摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第15-22页 |
1.1 论文选题意义和课题来源 | 第15页 |
1.2 国内外研究现状 | 第15-18页 |
1.3 关键技术及硬件平台概述 | 第18-21页 |
1.3.1 高速串行技术概述 | 第18-19页 |
1.3.2 NoC技术概述 | 第19页 |
1.3.3 硬件平台 | 第19-21页 |
1.4 本文的主要贡献和结构安排 | 第21-22页 |
第二章 高速串行互连接口研究及验证 | 第22-43页 |
2.1 吉比特收发器结构 | 第22-30页 |
2.1.1 信号传输 | 第23-24页 |
2.1.2 并串转换和串并转换 | 第24-26页 |
2.1.3 线路编码机制 | 第26-29页 |
2.1.3.1 8B/10B编码 | 第26-28页 |
2.1.3.2 Comma字符检测 | 第28-29页 |
2.1.4 接收和发送FIFO | 第29页 |
2.1.5 时钟和数据恢复技术 | 第29-30页 |
2.2 AURORA协议和SERIAL RAPID IO协议 | 第30-31页 |
2.3 高速串行互连接口验证 | 第31-42页 |
2.3.1 IBERT测试 | 第32-35页 |
2.3.1.1 IP核配置及生成 | 第32-33页 |
2.3.1.2 IBERT测试结果 | 第33-35页 |
2.3.2 自定协议测试 | 第35-38页 |
2.3.2.1 软仿测试 | 第36-37页 |
2.3.2.2 硬件测试 | 第37-38页 |
2.3.3 Serial Rapid IO测试 | 第38-42页 |
2.3.3.1 软仿测试 | 第40-41页 |
2.3.3.2 硬件测试 | 第41-42页 |
2.4 本章小结 | 第42-43页 |
第三章 NOC设计与实现 | 第43-75页 |
3.1 NOC研究及设计 | 第43-59页 |
3.1.1 NoC路由算法 | 第45-48页 |
3.1.2 NoC交换机制 | 第48-49页 |
3.1.3 NoC存储结构 | 第49-51页 |
3.1.4 NoC可靠性 | 第51-59页 |
3.1.4.1 CRC方案 | 第54-59页 |
3.2 NOC实现 | 第59-74页 |
3.2.1 NI实现 | 第61-68页 |
3.2.1.1 CRC实现 | 第63-64页 |
3.2.1.2 data_check模块实现 | 第64-65页 |
3.2.1.3 缓冲模块实现 | 第65页 |
3.2.1.4 路由模块实现 | 第65-66页 |
3.2.1.5 输出控制模块实现 | 第66-68页 |
3.2.2 路由实现 | 第68-74页 |
3.2.2.1 超前路由模块实现 | 第70-71页 |
3.2.2.2 交换分配实现 | 第71-72页 |
3.2.2.3 仲裁器实现 | 第72-74页 |
3.3 本章小结 | 第74-75页 |
第四章 系统设计及应用 | 第75-93页 |
4.1 系统互联 | 第75-79页 |
4.1.1 片间互联 | 第76-78页 |
4.1.2 板间互联 | 第78-79页 |
4.2 系统数据采集及分发 | 第79-81页 |
4.3 系统应用 | 第81-92页 |
4.3.1 LTE-A无线通信 | 第81-86页 |
4.3.2 基于矢量处理器的大规模并行处理 | 第86-92页 |
4.4 本章小结 | 第92-93页 |
第五章 总结与展望 | 第93-95页 |
致谢 | 第95-96页 |
参考文献 | 第96-100页 |
攻读硕士学位期间取得的成果 | 第100-101页 |