基于千兆Switch的NAS服务器管理模块硬件设计和测试
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-14页 |
| 第1章 绪论 | 第14-19页 |
| ·课题背景及其意义 | 第14-18页 |
| ·课题背景 | 第14-16页 |
| ·国内外发展现状 | 第16-18页 |
| ·本文的主要内容 | 第18-19页 |
| 第2章 架构简介及设计难点 | 第19-27页 |
| ·系统框图及简介 | 第19-20页 |
| ·服务单元简介 | 第20-21页 |
| ·管理模块架构设计 | 第21-24页 |
| ·芯片及软件简介 | 第24-25页 |
| ·BCM53115 | 第24页 |
| ·MCF5282 | 第24-25页 |
| ·Polar SI 9000 简介 | 第25页 |
| ·设计难点及工作 | 第25-26页 |
| ·本章小结 | 第26-27页 |
| 第3章 管理模块硬件电路设计 | 第27-35页 |
| ·以太网信号电路设计 | 第27-28页 |
| ·I~2C 总线电路设计 | 第28-31页 |
| ·I~2C 总线简介及电气特性 | 第28-29页 |
| ·I~2C 总线电路具体设计 | 第29-31页 |
| ·UART 接口电路设计 | 第31-32页 |
| ·时序电路设计 | 第32-34页 |
| ·上电时序设计 | 第32-34页 |
| ·Reset 信号设计 | 第34页 |
| ·本章小结 | 第34-35页 |
| 第4章 管理模块电路板设计 | 第35-45页 |
| ·传输线理论简介 | 第35-37页 |
| ·理想传输线特征阻抗 | 第36-37页 |
| ·串扰 | 第37页 |
| ·叠层设计 | 第37-39页 |
| ·约束条件设置 | 第39-40页 |
| ·布线布局(LAYOUT)设计规则 | 第40-41页 |
| ·BGA 扇出与去耦 | 第41-43页 |
| ·布线 | 第43-44页 |
| ·本章小结 | 第44-45页 |
| 第5章 管理模块测试软件设计 | 第45-53页 |
| ·CODEWARRIOR IDE TOOL | 第45页 |
| ·驱动程序设计 | 第45-51页 |
| ·接口程序设计 | 第46-48页 |
| ·I~2C 驱动设计 | 第48-50页 |
| ·IO 寄存器配置 | 第50-51页 |
| ·测试程序设计 | 第51-52页 |
| ·本章小结 | 第52-53页 |
| 第6章 管理模块硬件测试方案与结果 | 第53-69页 |
| ·硬件测试设备简介 | 第53-54页 |
| ·TD57104 | 第53页 |
| ·SMARTBITS | 第53-54页 |
| ·硬件测试具体测试项 | 第54-60页 |
| ·上电测试 | 第54-56页 |
| ·基本功能测试 | 第56-57页 |
| ·千兆以太网测试 | 第57-58页 |
| ·信号完整性测试 | 第58-60页 |
| ·测试结果及分析 | 第60-68页 |
| ·上电测试结果 | 第60-62页 |
| ·基本功能测试结果 | 第62-63页 |
| ·以太网测试结果 | 第63页 |
| ·信号完整性结果 | 第63-68页 |
| ·本章小结 | 第68-69页 |
| 第7章 结论 | 第69-70页 |
| 参考文献 | 第70-72页 |
| 符号与标记(附录1) | 第72-73页 |
| 致谢 | 第73-74页 |
| 攻读硕士学位期间已发表的论文 | 第74-75页 |
| 附件 | 第75页 |