摘要 | 第3-4页 |
Abstract | 第4-5页 |
第一章 绪论 | 第8-13页 |
1.1 课题的研究背景 | 第8-9页 |
1.2 国内外研究现状 | 第9-11页 |
1.3 课题的研究内容及意义 | 第11-12页 |
1.4 主要内容及章节安排 | 第12-13页 |
第二章 UVM验证方法学 | 第13-28页 |
2.1 SystemVerilog语言的简述 | 第13-14页 |
2.2 UVM验证方法学 | 第14-27页 |
2.2.1 UVM的发展史 | 第14页 |
2.2.2 验证平台的组成 | 第14-15页 |
2.2.3 UVM的树形结构 | 第15-16页 |
2.2.4 uvm_component与uvm_object | 第16-17页 |
2.2.5 UVM中的TLM | 第17-20页 |
2.2.6 UVM中的phase机制 | 第20-22页 |
2.2.7 UVM中的objection机制 | 第22-23页 |
2.2.8 UVM中的sequence机制 | 第23-26页 |
2.2.9 UVM中的寄存器模型 | 第26-27页 |
2.3 本章小结 | 第27-28页 |
第三章 SPI接口简介与验证方案设计 | 第28-39页 |
3.1 SPI接口简介 | 第28页 |
3.2 SPI接口基本协议及工作原理 | 第28-31页 |
3.3 SPI协议时序与举例 | 第31-35页 |
3.4 SPI验证方案设计 | 第35-38页 |
3.4.1 SPI接口模块简介 | 第35页 |
3.4.2 SPI寄存器阵列 | 第35-37页 |
3.4.3 SPI接口工作时序 | 第37-38页 |
3.4.4 SPI接口功能验证点提取 | 第38页 |
3.5 本章小结 | 第38-39页 |
第四章 验证平台的设计与实现 | 第39-53页 |
4.1 验证平台的整体框架设计 | 第39-45页 |
4.2 验证平台各功能部件具体实现 | 第45-49页 |
4.2.1 建立UVM树 | 第45页 |
4.2.2 建立寄存器模型 | 第45-46页 |
4.2.3 各个模块之间的通信 | 第46-49页 |
4.3 覆盖率与断言的检查 | 第49-51页 |
4.4 验证平台的工作流程 | 第51-52页 |
4.5 本章小结 | 第52-53页 |
第五章 测试用例与报告 | 第53-59页 |
5.1 测试用例 | 第53页 |
5.2 Makefile脚本编写 | 第53-54页 |
5.3 报告与分析 | 第54-58页 |
5.4 本章小结 | 第58-59页 |
第六章 总结与展望 | 第59-61页 |
6.1 工作总结 | 第59页 |
6.2 未来展望 | 第59-61页 |
参考文献 | 第61-64页 |
致谢 | 第64页 |