6.25Gbps的SerDes接收均衡及采样电路的单粒子瞬态效应仿真与分析
摘要 | 第6-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-18页 |
第一章 绪论 | 第18-22页 |
1.1 SerDes背景简介 | 第18-19页 |
1.2 课题研究背景 | 第19页 |
1.3 国内外研究现状 | 第19-21页 |
1.4 本文研究内容 | 第21页 |
1.5 文章组织结构 | 第21-22页 |
第二章 信号完整性与辐射效应 | 第22-32页 |
2.1 信号完整性分析 | 第22-23页 |
2.2 传输线特性分析及损耗来源 | 第23-26页 |
2.2.1 传输线模型 | 第23-24页 |
2.2.2 趋肤效应 | 第24-25页 |
2.2.3 表面效应 | 第25页 |
2.2.4 传导损耗 | 第25-26页 |
2.2.5 介质损耗 | 第26页 |
2.3 传输线特性与信号完整性的分析 | 第26-29页 |
2.3.1 码间干扰 | 第26-28页 |
2.3.2 均衡原理 | 第28-29页 |
2.4 辐照效应及其影响 | 第29-31页 |
2.4.1 辐照效应介绍 | 第29-31页 |
2.4.2 单粒子瞬态效应对SerDes的影响 | 第31页 |
2.5 本章小结 | 第31-32页 |
第三章 SerDes接收前端和均衡模块结构 | 第32-46页 |
3.1 SerDes简介 | 第32页 |
3.2 均衡模块结构选择和设计 | 第32-38页 |
3.2.1 模拟均衡器 | 第33-35页 |
3.2.2 判决反馈判决均衡器 | 第35-36页 |
3.2.3 前馈均衡器 | 第36页 |
3.2.4 组合结构均衡器 | 第36-37页 |
3.2.5 均衡器的性能指标 | 第37-38页 |
3.3 失调补偿模块设计 | 第38-40页 |
3.3.1 失调的来源及影响 | 第38-39页 |
3.3.2 失调电路的设计 | 第39-40页 |
3.4 模拟前端电路设计 | 第40-41页 |
3.5 高速采样电路设计 | 第41-45页 |
3.5.1 采样模块结构 | 第41-43页 |
3.5.2 采样器 | 第43-44页 |
3.5.3 锁存器 | 第44-45页 |
3.6 本章小结 | 第45-46页 |
第四章 单粒子瞬态效应的仿真与分析 | 第46-70页 |
4.1 SET仿真电流模型和评价指标 | 第46页 |
4.2 均衡模块单粒子效应仿真分析 | 第46-57页 |
4.2.1 均衡模块组成 | 第46-48页 |
4.2.2 尾电流产生电路单粒子敏感性仿真分析 | 第48-55页 |
4.2.3 偏置电路单粒子敏感性仿真分析 | 第55-56页 |
4.2.4 差分电路单粒子敏感性仿真分析 | 第56-57页 |
4.3 失调补偿模块单粒子瞬态效应的仿真分析 | 第57-59页 |
4.4 模拟前端模块单粒子瞬态效应的仿真分析 | 第59-62页 |
4.5 采样模块单粒子瞬态效应的仿真分析 | 第62-68页 |
4.5.1 采样器单粒子瞬态效应的仿真分析 | 第62-65页 |
4.5.2 锁存器单粒子瞬态效应的仿真分析 | 第65-68页 |
4.6 本章小结 | 第68-70页 |
第五章 接收前端的加固和版图实现 | 第70-80页 |
5.1 抗SET加固技术 | 第70页 |
5.2 采样模块的电路级加固仿真验证 | 第70-72页 |
5.3 版图设计的注意事项 | 第72-76页 |
5.3.1 版图设计流程 | 第72-73页 |
5.3.2 版图设计注意事项 | 第73-76页 |
5.4 各模块的版图实现与后仿真 | 第76-79页 |
5.4.1 模拟前端 | 第76页 |
5.4.2 CTLE环路 | 第76-77页 |
5.4.3 采样模块 | 第77-79页 |
5.5 本章小结 | 第79-80页 |
第六章 总结与展望 | 第80-82页 |
6.1 本文工作总结 | 第80页 |
6.2 研究工作展望 | 第80-82页 |
参考文献 | 第82-84页 |
致谢 | 第84-86页 |
作者简介 | 第86-87页 |