| 摘要 | 第1-6页 |
| Abstract | 第6-11页 |
| 1 绪论 | 第11-23页 |
| ·课题研究背景 | 第11-15页 |
| ·国内外研究现状 | 第15-19页 |
| ·本文的主要研究内容 | 第19-21页 |
| ·本文的组织结构 | 第21-23页 |
| 2 高速链路系统 | 第23-40页 |
| · | 第24-30页 |
| ·发送器 | 第30-34页 |
| ·接收器 | 第34-39页 |
| ·本章小结 | 第39-40页 |
| 3 具有负载自适应能力的低噪声发送器驱动电路设计 | 第40-60页 |
| ·传统的发送器驱动电路 | 第40-42页 |
| ·设计考虑 | 第42-54页 |
| ·所提出的具有负载自适应性的低噪声驱动电路 | 第54-56页 |
| ·仿真结果 | 第56-59页 |
| ·本章小结 | 第59-60页 |
| 4 可配置式发送器驱动电路的设计 | 第60-101页 |
| ·现有大屏幕 FPD 接口标准的概述 | 第61-62页 |
| ·设计可行性分析 | 第62-67页 |
| ·可配置式发送器驱动电路的系统框图 | 第67-69页 |
| ·可配置式发送器驱动电路的子模块设计 | 第69-82页 |
| ·仿真结果 | 第82-99页 |
| ·本章小结 | 第99-101页 |
| 5 系统辅助混合信号设计方法及 BER 最优 ADC 的设计 | 第101-137页 |
| ·系统辅助混合信号设计方法及 BER 最优 ADC | 第101-107页 |
| ·模拟前端建模 | 第107-115页 |
| ·BER 性能及功耗分析 | 第115-121页 |
| ·ADC 芯片设计 | 第121-136页 |
| ·本章小结 | 第136-137页 |
| 6 总结与展望 | 第137-141页 |
| ·本文的主要工作与贡献 | 第137-140页 |
| ·展望 | 第140-141页 |
| 致谢 | 第141-143页 |
| 参考文献 | 第143-158页 |
| 附录 Ⅰ 攻读博士学位期间发表的学术论文及专利 | 第158-160页 |
| 附录 Ⅱ 攻读博士学位期间参加的科研项目 | 第160页 |