首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

高分辨率数字时间转换器的设计

摘要第4-5页
Abstract第5页
第1章 绪论第8-17页
    1.1 课题背景第8页
    1.2 国内外研究现状第8-9页
    1.3 时间数字转换器的基本原理及结构第9-16页
        1.3.1 时间数字转换器的基本原理第9-12页
        1.3.2 门延时分辨率时间数字转换器第12-13页
        1.3.3 低门延时分辨率时间数字转换器第13-16页
    1.4 本文主要研究内容第16-17页
第2章 基于可控环形振荡器的时间数字转换器的结构第17-23页
    2.1 过采样技术第17-19页
    2.2 基于环形振荡器的时间数字转换器第19-21页
    2.3 基于可控环形振荡器的时间数字转换器第21-22页
    2.4 本章小结第22-23页
第3章 多路可控环形振荡器的设计第23-45页
    3.1 简单的可控环形振荡器(GRO)结构第23-33页
        3.1.1 基于反相器延时链的可控环形振荡器第23-24页
        3.1.2 可控环形振荡器转移误差模型第24-27页
        3.1.3 转移误差分析第27-31页
        3.1.4 死区第31-33页
        3.1.5 有效分辨率的提高第33页
    3.2 多路可控环形振荡器第33-44页
        3.2.1 低于门延时的环形振荡器第33-38页
        3.2.2 多路可控环形振荡器的设计第38-41页
        3.2.3 多路可控环形振荡器的非线性第41-44页
    3.3 本章小结第44-45页
第4章 多路可控环形振荡器数据处理逻辑设计第45-56页
    4.1 计数器处理技术第45-46页
    4.2 有效的数据处理技术第46-52页
        4.2.1 相位追踪与频率追踪第47-49页
        4.2.2 消抖技术第49-52页
    4.3 基于多路可控环形振荡器的时间数字转换器第52-55页
        4.3.1 47 级多路环形振荡器的相位处理第52-55页
    4.4 本章小结第55-56页
第5章 基于多路可控环形振荡器的时间数字转换器版图及仿真结果第56-60页
    5.1 基于多路可控环形振荡器的时间数字转换器的版图第56-57页
    5.2 仿真结果第57-59页
    5.3 本章小结第59-60页
结论第60-61页
参考文献第61-66页
攻读硕士学位期间发表的论文及其它成果第66-68页
致谢第68-69页
个人简历第69页

论文共69页,点击 下载论文
上一篇:宽带数字信道化接收机技术研究
下一篇:基于延迟锁定环的TDC的设计