首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

基于并行单元的小波变换设计

摘要第1-7页
ABSTRACT第7-15页
第一章 绪论第15-21页
   ·引言第15-17页
   ·小波变换算法的研究现状第17-18页
   ·主要研究内容第18-19页
   ·本文章节安排第19-21页
第二章 小波变换算法简介第21-29页
   ·连续小波变换第21-22页
     ·小波基函数第21-22页
     ·连续小波变换定义第22页
   ·离散小波变换第22-24页
     ·离散小波变换定义第22-23页
     ·Mallat 算法第23-24页
   ·提升小波变换第24-27页
     ·5/3 小波提升格式第25页
     ·9/7 小波提升格式第25-26页
     ·多孔算法、基于 FFT 的小波变换算法等第26-27页
   ·整数小波变换第27-28页
   ·本章小结第28-29页
第三章 基于提升结构的小波变换算法改进第29-41页
   ·并行运算单元特点及提升算法优点第29-30页
   ·9/7 提升算法的并行化优化方案第30-34页
     ·9/7 提升算法较常用的并行化设计第31-32页
     ·9/7 提升算法在并行运算单元中的设计方案第32-34页
   ·5/3 整数小波提升算法并行化方案第34-38页
     ·二维离散小波变换构建第34-35页
     ·小波变换算法边缘处理第35-36页
     ·5/3 整数小波提升算法的算法改进第36-38页
   ·软件仿真结果和分析第38-40页
     ·改进的 5/3 整数提升算法性能分析第38-39页
     ·改进的逆 5/3 整数提升算法性能分析第39-40页
   ·本章小结第40-41页
第四章 基于提升结构的小波变换及逆变换硬件设计实现第41-61页
   ·二维整数 5/3 提升算法硬件设计整体结构第41-42页
     ·数据的边界处理和有限精度第41页
     ·系统整体框架第41-42页
   ·二维整数 5/3 提升算法行(列)变换硬件实现第42-48页
     ·行(列)变换设计原理第42-44页
     ·运算单元模块(RTU&CTU)第44-47页
     ·行(列)缓存设计(RRF&CRF)第47-48页
   ·二维整数 5/3 提升算法行列变换并行实现第48-53页
     ·行列变换并行实现原理第48-50页
     ·初始存储模块设计(MEMORY)第50页
     ·行变换结果存储设计(RTRM)第50-53页
   ·二维整数 5/3 提升算法硬件实现其余模块介绍第53-57页
     ·行列运算结果存储器(TRM)第53-54页
     ·选择模块(MUX)第54-55页
     ·控制模块(CU)第55-57页
   ·二维逆 5/3 整数变换硬件设计第57-60页
     ·行(列)变换整体架构第57-58页
     ·行(列)变换设计原理第58-59页
     ·二维逆 5/3 整数变换硬件实现第59-60页
   ·本章小结第60-61页
第五章 系统功能仿真和性能分析第61-71页
   ·系统验证流程第61-62页
   ·系统功能仿真验证第62-69页
     ·算法功能验证第62-63页
     ·FPGA 仿真验证第63-69页
   ·算法性能分析第69-70页
   ·本章小结第70-71页
第六章 结语第71-73页
   ·主要工作第71页
   ·后续研究工作第71-73页
参考文献第73-77页
致谢第77-78页
研究成果第78-79页
附件第79页

论文共79页,点击 下载论文
上一篇:基于HEVC的二维IDCT模块的VLSI设计
下一篇:蓝相液晶材料的光电特性及其器件结构研究