摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-17页 |
第一章 绪论 | 第17-21页 |
1.1 选题背景与意义 | 第17-18页 |
1.2 发展现状 | 第18-20页 |
1.3 论文的主要内容和内容安排 | 第20-21页 |
第二章 PCI Express接口研究 | 第21-39页 |
2.1 PCI Express总线技术分析 | 第21-25页 |
2.1.1 PCI Express总线关键技术特点 | 第21-22页 |
2.1.2 PCI Express拓扑结构 | 第22-23页 |
2.1.3 PCI Express分层结构 | 第23-24页 |
2.1.4 PCI Express各层数据包结构 | 第24-25页 |
2.2 PCI Express事务层分析 | 第25-29页 |
2.2.1 地址空间和事务类型 | 第25-27页 |
2.2.2 TLP的格式和类型 | 第27-28页 |
2.2.3 事务路由 | 第28-29页 |
2.3 PCI Express数据链路层分析 | 第29-33页 |
2.3.1 DLLP的格式和类型 | 第30页 |
2.3.2 ACK/NAK链路传输协议 | 第30-31页 |
2.3.3 流量控制机制 | 第31-33页 |
2.4 PCI Express物理层分析 | 第33-37页 |
2.4.1 发送逻辑分析 | 第34-35页 |
2.4.2 接收逻辑分析 | 第35-37页 |
2.4.3 链路训练及初始化 | 第37页 |
2.5 本章小结 | 第37-39页 |
第三章 UVM验证方法学研究与分析 | 第39-47页 |
3.1 System Verilog语言 | 第39页 |
3.2 UVM方法学研究 | 第39-40页 |
3.3 UVM平台架构 | 第40-42页 |
3.4 UVM平台运行机制 | 第42-46页 |
3.5 本章小结 | 第46-47页 |
第四章 基于PCI Express接口的验证平台设计 | 第47-65页 |
4.1 PCI Express接口仿真环境分析 | 第47-50页 |
4.1.1 验证环境分析 | 第47-48页 |
4.1.2 验证策略制定 | 第48-50页 |
4.2 验证IP组件分析 | 第50-54页 |
4.2.1 验证IP组件结构 | 第50-52页 |
4.2.2 验证IP配置流程 | 第52-53页 |
4.2.3 验证IP组件运行模式 | 第53-54页 |
4.3 验证平台架构设计 | 第54-56页 |
4.4 验证平台组件设计 | 第56-63页 |
4.4.1 agent设计 | 第56-57页 |
4.4.2 driver设计 | 第57-58页 |
4.4.3 sequence设计 | 第58-59页 |
4.4.4 sequencer设计 | 第59-60页 |
4.4.5 interface设计 | 第60-61页 |
4.4.6 monitor设计 | 第61页 |
4.4.7 coverage设计 | 第61-62页 |
4.4.8 VIP model设计 | 第62-63页 |
4.5 本章小结 | 第63-65页 |
第五章 基于验证平台的仿真实施及结果 | 第65-83页 |
5.1 验证工具及目录结构 | 第65-66页 |
5.2 验证功能点提取 | 第66-67页 |
5.3 验证过程分析 | 第67-79页 |
5.3.1 事务层验证 | 第72-74页 |
5.3.2 数据链路层验证 | 第74-77页 |
5.3.3 物理层验证 | 第77-79页 |
5.4 验证结果分析 | 第79-81页 |
5.4.1 覆盖率分析 | 第79-80页 |
5.4.2 验证平台测评 | 第80-81页 |
5.5 本章小结 | 第81-83页 |
第六章 总结与展望 | 第83-85页 |
6.1 总结 | 第83页 |
6.2 展望 | 第83-85页 |
参考文献 | 第85-89页 |
致谢 | 第89-91页 |
作者简介 | 第91-92页 |