摘要 | 第4-5页 |
Abstract | 第5-6页 |
引言 | 第9-11页 |
1 绪论 | 第11-20页 |
1.1 低漏功耗设计的必要性 | 第11-12页 |
1.2 标准单元库的重要性 | 第12页 |
1.3 集成电路中的功耗 | 第12-17页 |
1.4 功耗减小技术的发展现状 | 第17-19页 |
1.5 本文研究内容及安排 | 第19-20页 |
2 标准单元库和标准单元包设计方法 | 第20-37页 |
2.1 标准单元的分类 | 第20-21页 |
2.2 标准单元电路 | 第21-23页 |
2.2.1 组合逻辑单元电路 | 第21-22页 |
2.2.2 时序逻辑单元电路 | 第22页 |
2.2.3 输入/输出逻辑单元电路 | 第22-23页 |
2.2.4 其它功能单元电路 | 第23页 |
2.3 标准单元库文件 | 第23-25页 |
2.4 标准单元库的设计流程 | 第25-36页 |
2.4.1 版图设计 | 第25-30页 |
2.4.2 单元包的时序库设计 | 第30-33页 |
2.4.3 单元包的物理库设计 | 第33-36页 |
2.5 本章小结 | 第36-37页 |
3 漏功耗技术在标准单元中的应用研究 | 第37-47页 |
3.1 沟道长度偏置技术 | 第37-38页 |
3.2 双阈值技术 | 第38页 |
3.3 基本门单元的漏功耗优化 | 第38-46页 |
3.3.1 基于沟道长度偏置技术的漏功耗优化 | 第39-44页 |
3.3.2 基于双阈值技术的漏功耗优化 | 第44-46页 |
3.4 本章小结 | 第46-47页 |
4 低功耗RM 逻辑单元的设计与优化 | 第47-72页 |
4.1 RM 逻辑电路的数学基础 | 第47-52页 |
4.1.1 异或运算的定义与基本性质 | 第47-49页 |
4.1.2 同或运算的定义与基本性质 | 第49-50页 |
4.1.3 逻辑函数的 RM 展开形式 | 第50-52页 |
4.2 RM 逻辑单元的低功耗设计及优化 | 第52-71页 |
4.2.1 异或/同或门电路的研究与设计 | 第52-57页 |
4.2.2 异或/同或门的低漏功耗设计 | 第57-62页 |
4.2.3 RM 逻辑单元复合门设计及漏功耗优化 | 第62-71页 |
4.3 本章小结 | 第71-72页 |
5 双逻辑映射技术研究 | 第72-81页 |
5.1 逻辑映射技术研究 | 第72-76页 |
5.1.1 技术映射 | 第72-74页 |
5.1.2 双逻辑映射技术 | 第74-76页 |
5.2 低漏功耗双逻辑单元包的应用 | 第76-80页 |
5.3 本章小结 | 第80-81页 |
6 总结 | 第81-82页 |
参考文献 | 第82-85页 |
附录A 8阶 FIR 低通滤波器的 verilog 代码 | 第85-86页 |
在学研究成果 | 第86-87页 |
致谢 | 第87页 |