论文摘要 | 第4-5页 |
Abstract of Thesis | 第5页 |
引言 | 第9-10页 |
1 绪论 | 第10-14页 |
1.1 研究的背景及意义 | 第10-11页 |
1.2 国内外研究现状分析 | 第11-12页 |
1.3 论文的主要内容和安排 | 第12-14页 |
2 数字滤波器及设计基础 | 第14-25页 |
2.1 数字滤波器基础 | 第14-17页 |
2.1.1 数字滤波器概述 | 第14-15页 |
2.1.2 数字滤波器分类 | 第15-16页 |
2.1.3 FIR 滤波器的基本原理 | 第16-17页 |
2.2 低功耗设计技术 | 第17-20页 |
2.2.1 功耗分类 | 第17-19页 |
2.2.2 常用低功耗设计方法 | 第19-20页 |
2.3 FIR 滤波器设计 | 第20-24页 |
2.3.1 硬件描述语言 Verilog HDL | 第20-21页 |
2.3.2 FIR 滤波器的实现架构 | 第21-23页 |
2.3.3 FIR 滤波器性能优化方法 | 第23-24页 |
2.4 本章小结 | 第24-25页 |
3 分布式算法实现 FIR 滤波器 | 第25-47页 |
3.1 分布式算法 | 第25-28页 |
3.1.1 已有的研究 | 第25页 |
3.1.2 算法基础 | 第25-28页 |
3.2 分布式算法的实现结构 | 第28-32页 |
3.2.1 分布式算法实现结构分类 | 第28-29页 |
3.2.2 全并行结构实现 FIR 滤波器 | 第29-30页 |
3.2.3 全串行结构实现 FIR 滤波器 | 第30-31页 |
3.2.4 串并结合的结构实现 FIR 滤波器 | 第31-32页 |
3.3 优化的 LUT 实现 FIR 滤波器 | 第32-41页 |
3.3.1 缩小 LUT 规模 | 第32-33页 |
3.3.2 优化 LUT 的存储数据 | 第33-36页 |
3.3.3 FIR 滤波器设计 | 第36-41页 |
3.4 FIR 滤波器综合优化与实验结果 | 第41-46页 |
3.4.1 FIR 滤波器结构优化 | 第41-43页 |
3.4.2 综合优化 | 第43-45页 |
3.4.3 功耗分析 | 第45-46页 |
3.5 本章小结 | 第46-47页 |
4 基于 LUT 乘法器实现 FIR 滤波器 | 第47-62页 |
4.1 LUT 乘法器 | 第47-49页 |
4.1.1 已有的研究 | 第47页 |
4.1.2 LUT 乘法器原理 | 第47-49页 |
4.2 LUT 优化方法 | 第49-54页 |
4.2.1 APC - LUT方法 | 第49-51页 |
4.2.2 d - LUT方法 | 第51-53页 |
4.2.3 b - LUT方法 | 第53-54页 |
4.3 基于 LUT 乘法器实现的 FIR 滤波器 | 第54-61页 |
4.3.1 缩小 LUT 规模 | 第54-57页 |
4.3.2 流水线设计 | 第57-59页 |
4.3.3 实现 FIR 滤波器 | 第59-60页 |
4.3.4 实验结果 | 第60-61页 |
4.4 本章小结 | 第61-62页 |
5 总结 | 第62-64页 |
5.1 主要工作总结 | 第62-63页 |
5.2 研究展望 | 第63-64页 |
参考文献 | 第64-68页 |
附录A DA 实现时 DC 综合报告 | 第68-69页 |
附录B DA 实现的静态时序分析报告 | 第69-71页 |
附录C 等效性验证报告 | 第71-72页 |
附录D primepower 功耗分析报告 | 第72-74页 |
附录E LUT 乘法器实现时 DC 综合报告 | 第74-77页 |
附录F LUT 乘法器实现时静态时序分析 | 第77-80页 |
在学研究成果 | 第80-81页 |
致谢 | 第81页 |