摘要 | 第1-3页 |
ABSTRACT | 第3-7页 |
1 绪论 | 第7-12页 |
·本课题研究背景及意义 | 第7-8页 |
·国内外研究动态及发展趋势 | 第8-10页 |
·本文主要内容安排 | 第10-12页 |
2 霍尔电路基础理论 | 第12-20页 |
·霍尔效应原理 | 第12-14页 |
·霍尔集成电路的分类 | 第14-16页 |
·磁敏元件的分类 | 第14-15页 |
·霍尔集成电路分类 | 第15-16页 |
·霍尔元件失调电压分析及消除失调的方法 | 第16-19页 |
·双霍尔元件法 | 第16-17页 |
·正交电流法 | 第17-18页 |
·旋转电流法 | 第18-19页 |
·本章小结 | 第19-20页 |
3 基于VERILOG-A语言的霍尔元件模型 | 第20-33页 |
·VERILOG-A语言简介 | 第20-23页 |
·Verilog-A语言的行为模型结构 | 第21-22页 |
·采用Verilog-A语言描述简单模型 | 第22-23页 |
·霍尔元件设计与工艺分析 | 第23-27页 |
·霍尔元件材料的选择 | 第23-24页 |
·霍尔元件的设计 | 第24-26页 |
·霍尔元件的工艺分析 | 第26-27页 |
·霍尔元件模型的参数计算及VERILOG-A语言实现 | 第27-32页 |
·霍尔元件模型的参数计算 | 第27-29页 |
·霍尔元件模型的Verilog-A语言实现 | 第29-30页 |
·霍尔元件模型的仿真 | 第30-32页 |
·本章小结 | 第32-33页 |
4 开关型霍尔电路设计与仿真 | 第33-55页 |
·基准电路设计与分析 | 第33-38页 |
·恒流源电路简介 | 第34-36页 |
·带启动电路的基准源设计 | 第36-37页 |
·基准电路的仿真分析 | 第37-38页 |
·差分放大电路的设计 | 第38-41页 |
·差分放大电路的基本结构 | 第38-40页 |
·提高差分放大电路的输出驱动能力 | 第40-41页 |
·施密特触发器的设计 | 第41-52页 |
·施密特触发器的原理分析 | 第41-43页 |
·施密特触发器迟滞特性的实现方案及其原理 | 第43-47页 |
·迟滞特性整体电路设计与分析 | 第47-50页 |
·霍尔芯片回差调节电路 | 第50-52页 |
·输出电路 | 第52-53页 |
·霍尔电路整体仿真 | 第53页 |
·本章小结 | 第53-55页 |
5 霍尔芯片版图设计及流片验证 | 第55-66页 |
·版图设计工艺分析 | 第55-56页 |
·匹配性设计 | 第56-62页 |
·电阻的匹配性 | 第56-59页 |
·晶体管的匹配 | 第59-62页 |
·整体版图设计及验证 | 第62-63页 |
·芯片测试及结果分析 | 第63-65页 |
·本章小结 | 第65-66页 |
6 结论与展望 | 第66-68页 |
·结论 | 第66页 |
·展望 | 第66-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-72页 |
附录 | 第72页 |
攻读学位期间发表的论文及专利 | 第72页 |
攻读学位期间参加的项目 | 第72页 |