首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

基于IEEE1801UPF2.0低功耗数字设计与实现

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-11页
   ·引言第7-8页
   ·低功耗技术的研究现状第8-9页
   ·论文的主要研究内容第9页
   ·论文章节组成第9-11页
第二章 低功耗原理与设计方法第11-29页
   ·集成电路的功耗组成第11-16页
     ·动态功耗第11-14页
     ·静态功耗第14-16页
   ·低功耗设计原理及单元库第16-28页
     ·时钟关断技术第16-18页
     ·多阈值电压技术第18-19页
     ·多电压域与电压关断设计第19-28页
   ·本章小结第28-29页
第三章 SM9A68 UART 模块设计第29-49页
   ·SM9A68 UART 功能分析第29-31页
   ·SM9A68 UART 设计层次第31-47页
     ·接收模块设计第31-33页
     ·接收 FIFO 设计第33-42页
     ·发送模块设计第42-44页
     ·发送 FIFO 设计第44-45页
     ·时钟产生模块设计第45-46页
     ·控制和状态模块设计第46-47页
   ·传统流程综合后的结果第47-48页
   ·本章小结第48-49页
第四章 SM9A68 UART 模块的低功耗设计与结果分析第49-67页
   ·UPF 在 ASIC 设计流程中的应用第49-53页
   ·利用 UPF 进行低功耗数字实现第53-64页
     ·门控时钟的插入第53-55页
     ·多阈值技术的实现第55-56页
     ·多电压域及门控电压的实现第56-64页
   ·功耗结果分析第64-66页
   ·本章小结第66-67页
第五章 总结与展望第67-69页
致谢第69-71页
参考文献第71-73页
研究成果第73-74页

论文共74页,点击 下载论文
上一篇:基于FPGA的Turbo码分块并行译码算法的研究及实现
下一篇:基于FPGA的XDNP原型验证平台设计与实现