首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

采用重叠组合方法进行芯片级三维电容提取的研究

摘要第1-4页
Abstract第4-9页
主要符号对照表第9-10页
第1章 引言第10-18页
   ·寄生参数提取的意义第10-12页
   ·互连寄生电容提取现状第12-14页
     ·主要的提取方法第12-13页
     ·边界元素法第13-14页
   ·芯片级三维电容提取第14-17页
     ·现状第14-16页
     ·全局方法与重叠组合思想第16页
     ·边界元素法并行计算的发展第16-17页
   ·本文的贡献与组织第17-18页
第2章 三维寄生电容提取算法HBBEM第18-27页
   ·边界元素法寄生电容提取原理第18-21页
     ·三维互连寄生电容计算模型第18-19页
     ·拉普拉斯方程及其边界条件第19页
     ·直接边界元法计算原理第19-21页
   ·层次式块边界元算法流程第21-25页
     ·边界电容矩阵的计算第21-22页
     ·介质交界面边界元变量的消去第22-24页
     ·边界电容矩阵的合并第24页
     ·层次式全耦合电容矩阵的计算第24-25页
   ·HBBEM 的特点小结第25-27页
第3章 重叠组合方法第27-48页
   ·区域重叠的切分与计算方法第27-34页
     ·重叠组合法第28-29页
     ·窗口切分方式对计算量影响第29-30页
     ·重叠区域设置对精度的影响第30-31页
     ·其它切分组合方案的讨论第31-34页
   ·数值实验与分析第34-44页
     ·算例描述第34-35页
     ·重叠区域对计算精度的影响第35-38页
     ·重叠组合的误差来源第38-41页
     ·不同切分下计算时间的比较第41-43页
     ·全局方法与局部方法计算效率的比较第43页
     ·重叠组合法与加窗方法的效率比较第43-44页
   ·组合算法第44-47页
     ·稀疏矩阵求和第45-46页
     ·二叉排序树第46-47页
     ·组合算法复杂度的下限第47页
   ·本章小结第47-48页
第4章 复用技术扩展第48-53页
   ·背景第48页
   ·复用技术向不同窗口之间的推广第48-51页
     ·特征尺寸不同带来的问题第48-50页
     ·其它方法讨论第50页
     ·复用信息的导出与组织第50-51页
   ·高层次复用初探第51-52页
   ·本章小结第52-53页
第5章 重叠组合法的并行计算第53-62页
   ·任务调度算法第53-54页
   ·异构机群上的并行实现第54-55页
   ·调度算法的程序实现第55-60页
     ·基本流程第55-56页
     ·静态-动态混合分配的实现第56-58页
     ·机群上的实现第58-60页
   ·数值实验第60-61页
   ·本章小结第61-62页
第6章 总结与展望第62-63页
参考文献第63-67页
致谢第67页
声明第67-68页
附录第68-72页
 附录A 构造的大规模算例(算例二)示意图第68-69页
 附录B 对算例一进行无重叠叠加时窗口边界附近导体误差列表第69-71页
 附录C 实际芯片(算例三)示意图第71-72页
个人简历、在学期间发表的学术论文与研究成果第72页

论文共72页,点击 下载论文
上一篇:脑红蛋白(NGB)神经保护机理与表达调控及其应用的初步研究
下一篇:我国农村义务教育中的转移支付问题研究