首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

基于ARC控制系统架构的高性能时钟树设计

摘要第5-6页
ABSTRACT第6-7页
符号对照表第11-12页
缩略语对照表第12-15页
第一章 绪论第15-19页
    1.1 研究背景和意义第15-17页
    1.2 研究内容与章节安排第17-19页
第二章 传统时钟产生及低功耗设计方法第19-29页
    2.1 传统的时钟产生方法第19-23页
        2.1.1 时钟来源第19页
        2.1.2 无毛刺时钟切换电路第19-23页
    2.2 传统的时钟控制上的低功耗设计方法第23-27页
        2.2.1 时钟门控第23-25页
        2.2.2 时钟分频电路设计第25-27页
    2.3 本章小结第27-29页
第三章 时钟产生及分发单元设计实现第29-57页
    3.1 基于ARC的控制系统架构时钟需求简述第29-32页
    3.2 时钟树框架的定义第32-38页
    3.3 时钟产生及低功耗控制设计第38-51页
        3.3.1 PLL控制电路第38-40页
        3.3.2 自动请求时钟源技术第40-43页
        3.3.3 多时钟源间与在线可编程分频器间无毛刺时钟切换第43-45页
        3.3.4 空闲状态下的频率调节第45-48页
        3.3.5 监测处理器负载的动态电压频率调节第48-51页
    3.4 合理插入DFT逻辑第51-55页
        3.4.1 插入DFT时钟控制逻辑的意义第51-52页
        3.4.2 普通扫描模式第52-53页
        3.4.3 延迟扫描模式第53-55页
    3.5 本章小结第55-57页
第四章 时钟产生及分发单元验证第57-71页
    4.1 基于Spyglass工具的CDC检查第57-60页
    4.2 功能验证仿真结果分析第60-67页
        4.2.1 验证平台第60-61页
        4.2.2 验证功能点及对应的仿真波形分析第61-67页
    4.3 静态时序检查结果分析第67-69页
    4.4 本章小结第69-71页
第五章 总结与展望第71-73页
    5.1 总结第71页
    5.2 展望第71-73页
参考文献第73-75页
致谢第75-77页
作者简介第77-78页

论文共78页,点击 下载论文
上一篇:基于SDRAM的LPDDR4高速接口测试与优化
下一篇:基于南桥芯片的低功耗的优化设计与实现