| 摘要 | 第1-6页 |
| Abstract | 第6-8页 |
| 第1章 绪论 | 第8-14页 |
| ·概述 | 第8页 |
| ·视频模拟前端芯片的应用 | 第8-12页 |
| ·本文的研究目标 | 第12页 |
| ·本文的主要工作和贡献 | 第12-13页 |
| ·本文的组织结构 | 第13-14页 |
| 第2章 视频模拟前端IP核概述 | 第14-19页 |
| ·视频模拟前端的系统结构 | 第14-15页 |
| ·视频模拟前端的性能指标 | 第15-19页 |
| ·微分非线性(DNL) | 第15-16页 |
| ·积分非线性(INL) | 第16-17页 |
| ·信号-噪声比(SNR) | 第17页 |
| ·信号-噪声和失真比(SNDR) | 第17页 |
| ·总谐波失真(THD) | 第17页 |
| ·无杂散动态范围(SFDR) | 第17-18页 |
| ·有效位数(ENOB) | 第18-19页 |
| 第3章 基于性能可配置的系统设计 | 第19-25页 |
| ·可编程配置的模拟电路的设计思想 | 第19页 |
| ·基于带宽、增益可配置的系统设计 | 第19-20页 |
| ·增益可配置的PGA | 第20-22页 |
| ·带宽可配置滤波器 | 第22页 |
| ·量化范围可配置ADC | 第22-25页 |
| 第4章 视频模拟前端IP核的误差分析 | 第25-29页 |
| ·失调误差 | 第25页 |
| ·增益误差 | 第25-26页 |
| ·噪声分析 | 第26-27页 |
| ·增益非线性引入的误差 | 第27页 |
| ·MOS开关的误差分析 | 第27-29页 |
| 第5章 10bit,100MS/s视频模拟前端电路设计 | 第29-51页 |
| ·箝位电路的设计 | 第29-33页 |
| ·视频信号的格式和时序 | 第29-30页 |
| ·箝位电路的拓扑结构 | 第30-31页 |
| ·箝位电路的具体电路设计 | 第31-33页 |
| ·缓冲器和带宽可配置滤波器的设计 | 第33-37页 |
| ·滤波器拓扑结构的设计 | 第33页 |
| ·滤波器RC参数的确定 | 第33-36页 |
| ·滤波器的核心模块——运算放大器的设计 | 第36-37页 |
| ·10位100MS/s流水线ADC的设计 | 第37-51页 |
| ·系统描述 | 第37-39页 |
| ·可编程增益放大器的设计 | 第39-48页 |
| ·可配置电压源和电流源的设计 | 第48-51页 |
| 第6章 电路的仿真和测试 | 第51-58页 |
| ·ADC动态和静态参数的测试方案 | 第51-52页 |
| ·模拟前端IP核的版图和仿真结果 | 第52-54页 |
| ·10-bit 100MS/s流水线ADC的测试结果和分析 | 第54-56页 |
| ·测试总结 | 第56-58页 |
| 第7章 总结和展望 | 第58-59页 |
| 参考文献 | 第59-61页 |
| 致谢 | 第61-62页 |