8-Bit 1-GHz电流驱动型数模转换器设计
| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 符号表 | 第6-7页 |
| 第一章 引言 | 第7-9页 |
| ·DAC发展概述 | 第7页 |
| ·论文结构 | 第7-9页 |
| 第二章 DAC概述 | 第9-18页 |
| ·DAC功能定义 | 第9页 |
| ·DAC性能指标 | 第9-13页 |
| ·理想传输曲线 | 第9-10页 |
| ·积分非线性 | 第10页 |
| ·微分非线性 | 第10-11页 |
| ·失调误差 | 第11页 |
| ·增益误差 | 第11-12页 |
| ·输出毛刺 | 第12页 |
| ·建立时间 | 第12页 |
| ·无杂散动态范围 | 第12-13页 |
| ·本论文设计指标 | 第13页 |
| ·DAC拓扑结构 | 第13-18页 |
| ·电阻分压型DAC(RDDAC) | 第13-14页 |
| ·开关电容型DAC(SCDAC) | 第14-15页 |
| ·电流驱动型DAC(CSDAC) | 第15-16页 |
| ·其他拓扑结构 | 第16-18页 |
| 第三章 电流驱动型DAC | 第18-27页 |
| ·基本电路架构 | 第18-24页 |
| ·电流源开关和电流源 | 第24-25页 |
| ·时钟数据同步电路 | 第25-26页 |
| ·实现工艺 | 第26-27页 |
| 第四章 电流驱动型DAC电路误差分析 | 第27-44页 |
| ·DAC动态限制 | 第27页 |
| ·匹配性和相关幅度精度 | 第27-31页 |
| ·相关幅度精度 | 第28-30页 |
| ·输出电阻调制 | 第30-31页 |
| ·匹配性和相关时序精度 | 第31-39页 |
| ·非线性建立和输出阻抗调制 | 第31-33页 |
| ·非对称开关 | 第33-35页 |
| ·开关转换调制 | 第35-36页 |
| ·电荷注入现象 | 第36-37页 |
| ·相关时序精度 | 第37-39页 |
| ·误差特性和分类 | 第39-43页 |
| ·误差特性 | 第39-40页 |
| ·幅度和时序误差 | 第40-41页 |
| ·本地和全局空间误差 | 第41-42页 |
| ·静态和动态误差 | 第42-43页 |
| ·信号相关误差 | 第43页 |
| ·结论 | 第43-44页 |
| 第五章 电路设计 | 第44-57页 |
| ·系统功能框图 | 第44-45页 |
| ·开关电流单元设计 | 第45-52页 |
| ·电流源 | 第45-50页 |
| ·电流单元各管尺寸计算 | 第50-51页 |
| ·电流单元开关设计 | 第51-52页 |
| ·编码电路设计 | 第52-54页 |
| ·锁存器电路设计 | 第54-55页 |
| ·电路总体仿真 | 第55-57页 |
| 第六章 版图实现 | 第57-62页 |
| ·版图总体布局 | 第57-58页 |
| ·时钟树设计 | 第58-59页 |
| ·电流单元布局 | 第59-62页 |
| 第七章 总结及展望 | 第62-63页 |
| 参考文献 | 第63-66页 |
| 致谢 | 第66-67页 |