| 摘要 | 第5-6页 |
| ABSTRACT | 第6页 |
| 符号对照表 | 第10-11页 |
| 缩略语对照表 | 第11-14页 |
| 第一章 绪论 | 第14-18页 |
| 1.1 课题研究背景 | 第14-15页 |
| 1.2 本文研究工作 | 第15-16页 |
| 1.3 论文组织结构 | 第16-18页 |
| 第二章 多通道视频信号处理芯片简介 | 第18-24页 |
| 2.1 芯片简介 | 第18-19页 |
| 2.2 芯片具体功能 | 第19-24页 |
| 2.2.1 暗电平校正 | 第19-20页 |
| 2.2.2 可调增益 | 第20-21页 |
| 2.2.3 相关双采样 | 第21-24页 |
| 第三章 多通道测试筛选系统的总体方案设计 | 第24-28页 |
| 3.1 系统需求及难点分析 | 第24-25页 |
| 3.2 系统总体架构 | 第25-28页 |
| 第四章 测试筛选系统的软硬件设计与实现 | 第28-56页 |
| 4.1 多通道视频信号处理芯片测试筛选系统硬件电路实现 | 第28-39页 |
| 4.1.1 硬件电路总体介绍 | 第28-32页 |
| 4.1.2 FPGA系统板设计与实现 | 第32-36页 |
| 4.1.3 多通道视频信号处理芯片测试板设计与实现 | 第36-39页 |
| 4.2 多通道视频信号处理芯片测试筛选系统FPGA软件实现 | 第39-53页 |
| 4.2.1 FPGA内部实现总体介绍 | 第39-40页 |
| 4.2.2 数字CCD数据生成模块实现 | 第40-43页 |
| 4.2.3 配置数据和下载图像数据存储模块实现 | 第43页 |
| 4.2.4 多通道视频信号处理芯片配置模块实现 | 第43-44页 |
| 4.2.5 SPI接口模块实现 | 第44-46页 |
| 4.2.6 多通道芯片输出数据传输模块实现 | 第46-50页 |
| 4.2.7 图像存储模块的实现 | 第50-53页 |
| 4.3 上位机软件实现 | 第53-56页 |
| 4.3.1 上位机软件总体介绍 | 第53页 |
| 4.3.2 基于Labview的数据下载软件 | 第53-54页 |
| 4.3.3 基于Sapera CamExpert的图像采集软件 | 第54-56页 |
| 第五章 测试筛选系统测试方法及测试结果 | 第56-70页 |
| 5.1 芯片工作模式测试 | 第56-57页 |
| 5.2 输入信号电压幅度测试 | 第57-58页 |
| 5.3 相关双采样测试 | 第58-62页 |
| 5.4 增益放大倍数测试 | 第62-63页 |
| 5.5 串行通信接口测试 | 第63-64页 |
| 5.6 暗电平校正测试 | 第64-68页 |
| 5.7 数据输出形式测试 | 第68页 |
| 5.8 A/D量化测试 | 第68-69页 |
| 5.9 信号间串扰测试 | 第69-70页 |
| 第六章 总结与展望 | 第70-72页 |
| 6.1 完成的工作 | 第70页 |
| 6.2 不足与改善 | 第70-72页 |
| 参考文献 | 第72-74页 |
| 致谢 | 第74-76页 |
| 作者简介 | 第76-77页 |