用于系统级封装的高可靠微控制器的设计
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-8页 |
| 第一章 绪论 | 第8-12页 |
| ·系统级封装技术发展及现状 | 第8-9页 |
| ·微控制器技术发展及现状 | 第9-10页 |
| ·高可靠微控制器发展现状及研究意义 | 第10-11页 |
| ·论文结构 | 第11-12页 |
| 第二章 高可靠微控制器的架构设计 | 第12-22页 |
| ·微控制器概述及51 系列微控制器内部结构 | 第12-14页 |
| ·微控制器概述 | 第12-13页 |
| ·51 系列微控制器的内部结构 | 第13-14页 |
| ·微控制器攻击手段 | 第14-17页 |
| ·安全防护措施 | 第17-18页 |
| ·高可靠微控制器的架构设计 | 第18-22页 |
| 第三章 微控制器的前端设计 | 第22-50页 |
| ·微控制器的特点 | 第22页 |
| ·微控制器存储结构 | 第22-24页 |
| ·微控制器指令系统 | 第24-28页 |
| ·微控制器寻址方式 | 第28页 |
| ·微控制器各模块的RTL设计实现及仿真验证 | 第28-50页 |
| ·顶层TOP模块 | 第28-29页 |
| ·译码器 | 第29-30页 |
| ·程序计数器 | 第30-32页 |
| ·算术逻辑单元 | 第32-33页 |
| ·累加器 | 第33-34页 |
| ·堆栈指针SP | 第34-36页 |
| ·并行输入/输出口 | 第36-37页 |
| ·B寄存器 | 第37-38页 |
| ·程序状态字寄存器 | 第38-40页 |
| ·数据指针寄存器 | 第40-41页 |
| ·中断 | 第41-44页 |
| ·定时器/计数器 | 第44-46页 |
| ·比较器 | 第46-47页 |
| ·总线控制器 | 第47-48页 |
| ·寄存器X | 第48页 |
| ·各多选器模块 | 第48-50页 |
| 第四章 DES算法及伪随机数发生器 | 第50-62页 |
| ·密码学相关概念 | 第50页 |
| ·分组密码 | 第50-51页 |
| ·数据加密标准DES | 第51-59页 |
| ·DES算法概论 | 第51-58页 |
| ·DES算法的RTL实现 | 第58-59页 |
| ·伪随机数发生器 | 第59-62页 |
| 第五章 微控制器的后端设计 | 第62-73页 |
| ·微控制器的逻辑综合 | 第62-67页 |
| ·设置搜索路径 | 第63页 |
| ·综合过程中涉及到的库 | 第63页 |
| ·读取行为级描述或网表并进行链接 | 第63页 |
| ·定义设计环境 | 第63-64页 |
| ·设置电路综合的限制条件 | 第64-65页 |
| ·优化设计 | 第65页 |
| ·分析和解决设计中存在的问题 | 第65页 |
| ·保存设计文件 | 第65-66页 |
| ·综合结果 | 第66-67页 |
| ·后端布局布线 | 第67-71页 |
| ·建立设计(Design Setup) | 第67-68页 |
| ·布局规划(Floorplan) | 第68-69页 |
| ·时序设定(Timing Setup) | 第69页 |
| ·布局及优化(Placement) | 第69-70页 |
| ·插入时钟树(CTS) | 第70页 |
| ·布线(Route) | 第70-71页 |
| ·生产预设计(DFM) | 第71页 |
| ·文件输出 | 第71页 |
| ·后仿真 | 第71-73页 |
| 第六章 总结与展望 | 第73-74页 |
| 参考文献 | 第74-76页 |
| 发表论文和参加科研情况说明 | 第76-77页 |
| 致谢 | 第77页 |