基于CPLD的射频模块控制台的研究与设计
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第一章 绪论 | 第10-12页 |
| ·选题的背景及意义 | 第10页 |
| ·课题的来源 | 第10页 |
| ·论文主要工作及其章节安排 | 第10-12页 |
| 第二章 射频模块控制台的总体架构设计 | 第12-18页 |
| ·射频模块系统 | 第12页 |
| ·射频模块控制台的设计要求 | 第12-16页 |
| ·射频模块控制台的总体设计 | 第16-17页 |
| ·本章小结 | 第17-18页 |
| 第三章 射频模块控制台的板级电路设计 | 第18-27页 |
| ·增强型并行端口通信外围电路设计 | 第18-20页 |
| ·增强型并行端口 | 第18-19页 |
| ·EPP 外围电路设计 | 第19-20页 |
| ·CPLD 选择及外围电路设计 | 第20-22页 |
| ·射频模块的自动增益控制 | 第22-23页 |
| ·电源设计 | 第23-25页 |
| ·7.2V 直流稳压电源电路设计 | 第23-25页 |
| ·5V 直流稳压电源电路设计 | 第25页 |
| ·中频信号收发端设计 | 第25-26页 |
| ·状态信号接收端设计 | 第26页 |
| ·本章小结 | 第26-27页 |
| 第四章 CPLD 系统设计 | 第27-53页 |
| ·EPP 并口模块设计 | 第27-32页 |
| ·EPP 操作时序原理 | 第28-29页 |
| ·EPP 并口模块设计 | 第29-32页 |
| ·数据通道选择模块设计 | 第32-35页 |
| ·数模转换器控制模块设计 | 第35-37页 |
| ·SPI 功能模块设计 | 第37-52页 |
| ·EPP 与FIFO 间的接口模块 | 第41页 |
| ·输出缓存器FIFO 模块 | 第41-47页 |
| ·SPI 主模块 | 第47-51页 |
| ·SPI 从机选择模块 | 第51-52页 |
| ·本章小结 | 第52-53页 |
| 第五章 功能验证及分析 | 第53-65页 |
| ·模块仿真及结果分析 | 第53-59页 |
| ·EPP 并口模块仿真 | 第53-54页 |
| ·数据通道选择模块仿真 | 第54页 |
| ·数模转换器控制模块仿真 | 第54-55页 |
| ·SPI 功能模块仿真 | 第55-57页 |
| ·系统综合及后仿真结果 | 第57-59页 |
| ·关键功能测试 | 第59-64页 |
| ·电源性能测量 | 第60-61页 |
| ·EPP 端口测试 | 第61-62页 |
| ·射频模块自动增益控制电路测试 | 第62-64页 |
| ·本章小结 | 第64-65页 |
| 总结与展望 | 第65-66页 |
| 参考文献 | 第66-68页 |
| 致谢 | 第68-69页 |
| 附件 | 第69页 |