应用于变频控制领域的可支持硬件互连触发机制的PWM模块的设计与研究
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第11-16页 |
1.1 课题的研究背景及意义 | 第11-13页 |
1.2 国内外技术发展现状 | 第13-14页 |
1.3 本文主要研究内容与结构 | 第14-15页 |
1.4 本章小结 | 第15-16页 |
第二章 变频控制SoC环境 | 第16-38页 |
2.1 SoC技术 | 第16-19页 |
2.1.1 SoC设计方法学 | 第16-18页 |
2.1.2 SoC设计流程 | 第18-19页 |
2.2 变频控制SoC的整体架构 | 第19-31页 |
2.2.1 片上总线 | 第21-26页 |
2.2.2 处理器 | 第26-31页 |
2.3 IP核技术 | 第31-33页 |
2.4 其他辅助IP核的介绍 | 第33-38页 |
2.4.1 事件触发模块 | 第33-35页 |
2.4.2 SPI模块 | 第35-38页 |
第三章 PWM IP模块的设计 | 第38-54页 |
3.1 IP核的设计 | 第38-41页 |
3.1.1 IP核的设计流程 | 第38-40页 |
3.1.2 IP核的编码风格 | 第40-41页 |
3.2 PWM IP模块的总体设计 | 第41-50页 |
3.2.1 子模块的设计与实现 | 第46-50页 |
3.2.2 PWM模块的应用实例 | 第50页 |
3.3 设计的创新点 | 第50-54页 |
3.3.1 硬件互连触发机制 | 第50-52页 |
3.3.2 PWM模块内的资源共享 | 第52-54页 |
第四章 PWM IP模块的验证 | 第54-89页 |
4.1 验证技术 | 第54-57页 |
4.1.1 验证手段 | 第55-56页 |
4.1.2 验证流程 | 第56-57页 |
4.2 验证环境 | 第57-58页 |
4.3 仿真验证 | 第58-74页 |
4.4 FPGA验证 | 第74-89页 |
4.4.1 FPGA的验证平台 | 第75-76页 |
4.4.2 验证过程 | 第76-89页 |
第五章 PWM IP模块的逻辑综合以及可测性设计 | 第89-102页 |
5.1 逻辑综合 | 第89-100页 |
5.1.1 库文件的设置 | 第90-91页 |
5.1.2 约束文件 | 第91-94页 |
5.1.3 面积报告 | 第94-95页 |
5.1.4 功耗分析 | 第95-100页 |
5.2 可测性设计技术的简介 | 第100-102页 |
总结与展望 | 第102-104页 |
参考文献 | 第104-107页 |
攻读学位期间发表的学术论文 | 第107-108页 |
攻读学位期间参加的科研项目 | 第108-111页 |
致谢 | 第111-112页 |