| 第一章 绪论 | 第1-17页 |
| 1.1 集成电路的现状、发展趋势及其所面临的问题 | 第8-11页 |
| 1.2 全数字直接序列扩频处理器开发的意义 | 第11-13页 |
| 1.3 ASIC设计方法与开发流程 | 第13-17页 |
| 第二章 直接序列扩频的基本理论 | 第17-27页 |
| 2.1 直接序列扩频的特点 | 第17-18页 |
| 2.2 直接序列扩频的应用模型 | 第18-21页 |
| 2.3 处理增益与干扰容限 | 第21-22页 |
| 2.4 直接序列中的伪随机码 | 第22-24页 |
| 2.5 直接序列扩频的同步 | 第24-27页 |
| 第三章 全数字直接序列扩频处理器的结构 | 第27-38页 |
| 3.1 发射部分 | 第27-31页 |
| 3.2 接收机部分 | 第31-38页 |
| 第四章 直接序列扩频处理器数据捕获、同步及解扩电路功能设计 | 第38-54页 |
| 4.1 前后项处理器 | 第39页 |
| 4.2 数字匹配滤波器 | 第39-42页 |
| 4.3 功率检测及位同步提取 | 第42-50页 |
| 4.4 数据输出电路部分 | 第50-51页 |
| 4.5 数据捕获、同步及解扩电路端口说明 | 第51-52页 |
| 4.6 内部控制寄存器功能说明 | 第52-54页 |
| 第五章 基于EPP10K200SRC240芯片的电路仿真与综合 | 第54-66页 |
| 5.1 开发工具简介 | 第54页 |
| 5.2 EPF10K200SRC240芯片简介 | 第54-57页 |
| 5.3 电路的行为级和寄存器传输级设计与仿真 | 第57-59页 |
| 5.4 电路综合 | 第59-61页 |
| 5.5 门级仿真与分析 | 第61-66页 |
| 第六章 总结 | 第66-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-70页 |
| 附录1: 电路门级仿真波形 | 第70-85页 |