多通道微弱信号同步采集系统的设计与实现
中文摘要 | 第3-4页 |
英文摘要 | 第4-5页 |
1 绪论 | 第8-14页 |
1.1 研究背景与意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-12页 |
1.2.1 数据采集系统现状及发展趋势 | 第9-10页 |
1.2.2 多通道同步采集系统研究现状 | 第10-11页 |
1.2.3 微弱信号检测研究现状 | 第11-12页 |
1.3 论文主要内容及章节安排 | 第12-13页 |
1.4 本章小结 | 第13-14页 |
2 多通道数据采集系统总体设计 | 第14-20页 |
2.1 系统总体方案 | 第14-15页 |
2.2 系统功能模块介绍及器件选型 | 第15-19页 |
2.2.1 微弱信号调理模块 | 第15-16页 |
2.2.2 多通道同步采集模块 | 第16-17页 |
2.2.3 通信接口模块 | 第17-19页 |
2.2.4 FPGA核心模块 | 第19页 |
2.3 本章小结 | 第19-20页 |
3 系统硬件电路设计 | 第20-36页 |
3.1 微弱信号调理电路 | 第20-24页 |
3.1.1 单端转差分电路 | 第20-21页 |
3.1.2 一级程控放大电路 | 第21-22页 |
3.1.3 程控低通滤波电路 | 第22-23页 |
3.1.4 二级放大电路 | 第23-24页 |
3.2 多通道同步采集电路 | 第24-25页 |
3.3 通信接口电路 | 第25-30页 |
3.3.1 USB通信接口电路 | 第25-27页 |
3.3.2 百兆网接口电路 | 第27-28页 |
3.3.3 千兆网接口电路 | 第28-30页 |
3.4 电源模块电路 | 第30-32页 |
3.5 FPGA核心模块 | 第32-33页 |
3.5.1 时钟电路 | 第32-33页 |
3.5.2 配置电路 | 第33页 |
3.6 本章小结 | 第33-36页 |
4 系统数字逻辑设计与实现 | 第36-64页 |
4.1 FPGA逻辑设计流程 | 第36-38页 |
4.2 系统逻辑设计方案 | 第38-39页 |
4.3 信号调理模块参数配置 | 第39-40页 |
4.4 信号采集控制模块 | 第40-44页 |
4.5 数据通信模块 | 第44-62页 |
4.5.1 数据缓冲模块 | 第44-45页 |
4.5.2 USB传输模块 | 第45-48页 |
4.5.3 以太网传输模块 | 第48-57页 |
4.5.4 千兆网传输模块 | 第57-62页 |
4.6 本章小结 | 第62-64页 |
5 系统调试 | 第64-74页 |
5.1 系统硬件测试 | 第64-67页 |
5.1.1 电源模块测试 | 第64-65页 |
5.1.2 信号调理模块测试 | 第65-67页 |
5.1.3 ADC模块测试 | 第67页 |
5.2 系统测试 | 第67-72页 |
5.2.1 基于USB通信的系统测试 | 第68-70页 |
5.2.2 基于以太网接口系统测试 | 第70-71页 |
5.2.3 基于千兆网接口系统测试 | 第71-72页 |
5.3 系统运行结果 | 第72-73页 |
5.4 本章小结 | 第73-74页 |
6 总结与展望 | 第74-76页 |
6.1 课题总结 | 第74页 |
6.2 课题展望 | 第74-76页 |
致谢 | 第76-78页 |
参考文献 | 第78-82页 |
附录 | 第82页 |
A. 攻读硕士学位期间发表的论文 | 第82页 |
B. 攻读硕士学位期间取得的科研成果 | 第82页 |