摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-14页 |
1.1 研究的背景目的及意义 | 第9-10页 |
1.2 国内外发展现状 | 第10-12页 |
1.3 论文主要工作及结构 | 第12-14页 |
第二章 系统的总体方案与设计 | 第14-18页 |
2.1 系统的硬件构成 | 第14-16页 |
2.2 主要研究内容 | 第16-18页 |
第三章 系统硬件电路设计 | 第18-35页 |
3.1 FPGA 的基本概念及应用 | 第18-20页 |
3.1.1 FPGA 的概述 | 第18-19页 |
3.1.2 FPGA 在设计中的应用 | 第19页 |
3.1.3 Cyclone Ⅱ EP2C8Q208 | 第19-20页 |
3.2 系统电源电路的设计 | 第20-22页 |
3.3 外部存储器电路设计 | 第22-25页 |
3.3.1 SDRAM 电路设计 | 第22-23页 |
3.3.2 Flash 接口电路 | 第23-24页 |
3.3.3 EPCS4 电路 | 第24-25页 |
3.4 时钟及复位电路 | 第25-27页 |
3.4.1 时钟电路 | 第25-26页 |
3.4.2 复位电路 | 第26-27页 |
3.5 TFT-LCD 显示电路 | 第27-28页 |
3.6 OV7670 的摄像头模块 | 第28-31页 |
3.6.1 OV7670 摄像头模块电源设计 | 第29-30页 |
3.6.2 OV7670 摄像头通讯方式 | 第30-31页 |
3.7 配置电路的设计 | 第31-33页 |
3.7.1 JTAG 配制电路 | 第31-32页 |
3.7.2 AS 配制电路 | 第32-33页 |
3.8 本章小结 | 第33-35页 |
第四章 系统软件设计 | 第35-71页 |
4.1 相关软件环境的介绍 | 第35-44页 |
4.1.1 Nios Ⅱ 处理器系统 | 第35-38页 |
4.1.2 开发语言的选择 | 第38-40页 |
4.1.3 FPGA 开发设计流程 | 第40-41页 |
4.1.4 Quartus Ⅱ、SOPC Builder 在设计中的应用 | 第41-42页 |
4.1.5 基于 SOPC Builder 的开发 | 第42-43页 |
4.1.6 Nios Ⅱ IDE 简介 | 第43-44页 |
4.2 图像处理模块的设计 | 第44-55页 |
4.2.1 关于 OV7670 摄像头 | 第44-48页 |
4.2.2 CMOS 摄像头解码模块的实现 | 第48-52页 |
4.2.3 摄像头配置单元 | 第52-55页 |
4.3 其他模块的概述 | 第55-61页 |
4.3.1 Reset_Delay 延时复位模块 | 第55-56页 |
4.3.2 PLL 模块设计 | 第56-60页 |
4.3.3 LCD 显示控制模块 | 第60-61页 |
4.4 FPGA 片上硬件系统的构建 | 第61-70页 |
4.4.1 SOPC Builder 中构建系统 | 第62-68页 |
4.4.2 顶层原理图的建立 | 第68-70页 |
4.5 本章小结 | 第70-71页 |
第五章 系统调试与运行 | 第71-79页 |
5.1 系统硬件电路下载 | 第71-72页 |
5.2 C 程序固件编译、下载 | 第72-75页 |
5.3 系统运行测试 | 第75-76页 |
5.4 本章小结 | 第76-79页 |
第六章 总结与展望 | 第79-81页 |
6.1 论文工作总结 | 第79-80页 |
6.2 设计的进一步展望 | 第80-81页 |
参考文献 | 第81-83页 |
致谢 | 第83-84页 |
攻读硕士学位期间发表的学术论文 | 第84-85页 |