高速PCIE总线在核信号实时采集系统中的应用
| 摘要 | 第4-6页 |
| ABSTRACT | 第6-7页 |
| 第1章 引言 | 第10-15页 |
| 1.1 研究背景与意义 | 第10页 |
| 1.2 研究现状 | 第10-13页 |
| 1.3 主要研究内容及章节安排 | 第13-15页 |
| 第2章 硬件系统设计 | 第15-28页 |
| 2.1 系统模型及工作原理 | 第15-16页 |
| 2.2 前端信号调理 | 第16-22页 |
| 2.2.1 程控增益调节电路 | 第16-19页 |
| 2.2.2 直流偏移电路 | 第19-21页 |
| 2.2.3 极性转换电路 | 第21-22页 |
| 2.3 高速采集电路 | 第22-27页 |
| 2.3.1 差分驱动电路 | 第22-24页 |
| 2.3.2 高速ADC电路 | 第24-27页 |
| 2.4 本章小结 | 第27-28页 |
| 第3章 PCIE总线协议与实现 | 第28-44页 |
| 3.1 PCIE总线简介 | 第28页 |
| 3.2 PCIE总线协议 | 第28-32页 |
| 3.2.1 PCIE拓扑结构 | 第28-30页 |
| 3.2.2 PCIE层次结构 | 第30-32页 |
| 3.3 PCIE中断 | 第32-34页 |
| 3.4 PCIE总线接口设计与实现 | 第34-43页 |
| 3.4.1 PCIE引脚特性 | 第34-36页 |
| 3.4.2 PCIE接口电路 | 第36-38页 |
| 3.4.3 PCIE IP Core生成与设计 | 第38-42页 |
| 3.4.4 DMA传输的PCIE总线设计 | 第42-43页 |
| 3.5 本章小结 | 第43-44页 |
| 第4章 PCIE驱动开发 | 第44-57页 |
| 4.1 驱动模型简介 | 第44-45页 |
| 4.2 驱动开发工具选择 | 第45页 |
| 4.3 WINDRIVER开发流程 | 第45-51页 |
| 4.3.1 WinDriver简介 | 第45-47页 |
| 4.3.2 驱动开发环境搭建及.inf生成 | 第47-51页 |
| 4.4 驱动功能函数模块化设计 | 第51-54页 |
| 4.4.1 设备操作类函数 | 第51-52页 |
| 4.4.2 寄存器访问类函数 | 第52-53页 |
| 4.4.3 DMA操作类函数 | 第53页 |
| 4.4.4 中断处理类函数 | 第53-54页 |
| 4.5 驱动发布、安装与卸载 | 第54-56页 |
| 4.6 本章小结 | 第56-57页 |
| 第5章 系统软件设计 | 第57-66页 |
| 5.1 QT开发平台简介 | 第57-58页 |
| 5.2 系统界面设计 | 第58-59页 |
| 5.3 系统软件核心机制分析 | 第59-64页 |
| 5.3.1 数据记录储存 | 第59-60页 |
| 5.3.2 数据DMA乒乓传输 | 第60-61页 |
| 5.3.3 多线程设计 | 第61-64页 |
| 5.4 本章小结 | 第64-66页 |
| 第6章 系统测试及性能评估 | 第66-70页 |
| 6.1 幅度提取性能评估 | 第66-67页 |
| 6.2 滑动平均滤波算法验证 | 第67-68页 |
| 6.3 核信号实测结果 | 第68-70页 |
| 结论 | 第70-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-74页 |
| 攻读学位期间取得学术成果 | 第74页 |