摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第13-22页 |
1.1 模拟集成电路设计流程和自动化 | 第14-17页 |
1.1.1 模拟集成电路设计流程 | 第14-15页 |
1.1.2 模拟集成电路设计关键点 | 第15-16页 |
1.1.3 模拟集成电路设计自动化 | 第16-17页 |
1.2 符号化分析的历史和方法 | 第17-19页 |
1.2.1 符号化电路分析的定义 | 第17-18页 |
1.2.2 符号化电路分析的历史 | 第18页 |
1.2.3 符号化电路分析的方法 | 第18-19页 |
1.3 符号化分析同数值分析的异同 | 第19-21页 |
1.3.1 数值分析 | 第19页 |
1.3.2 符号化分析和数值分析的比较 | 第19-21页 |
1.4 本章小结 | 第21-22页 |
第二章 模拟电路符号化仿真器 | 第22-33页 |
2.1 符号化仿真器历史和之前的工作 | 第22-27页 |
2.1.1 基本框架的构建:电路的符号化表示 | 第22-24页 |
2.1.2 线性元件的敏感度求解 | 第24-25页 |
2.1.3 接口和平台化构建 | 第25-26页 |
2.1.4 主极点的符号化求解 | 第26-27页 |
2.2 符号化仿真器的原理 | 第27-30页 |
2.2.1 二叉决定图的构建 | 第27-29页 |
2.2.2 二叉决定图的求值 | 第29-30页 |
2.2.3 二叉决定图的存储 | 第30页 |
2.3 符号化仿真器的结构和实现 | 第30-31页 |
2.3.1 符号化仿真器的结构 | 第30页 |
2.3.2 符号化仿真器的实现 | 第30-31页 |
2.4 符号化仿真器的能力 | 第31-32页 |
2.5 本章小结 | 第32-33页 |
第三章 CMOS 晶体管尺寸符号化敏感度 | 第33-46页 |
3.1 CMOS 晶体管尺寸符号化敏感度的意义和作用 | 第33页 |
3.2 非线性元件的线性化 | 第33-34页 |
3.3 CMOS 晶体管小信号模型参数的提取 | 第34-35页 |
3.4 CMOS 晶体管尺寸敏感度的符号化求解 | 第35-40页 |
3.4.1 CMOS 晶体管尺寸敏感度求解的原理 | 第35-37页 |
3.4.2 CMOS 晶体管尺寸敏感度求解的算法 | 第37-39页 |
3.4.3 CMOS 晶体管尺寸敏感度求解的实现 | 第39-40页 |
3.5 模拟电路传输函数关于CMOS 晶体管器件尺寸敏感度的叠加表示 | 第40-44页 |
3.6 电路主极点关于CMOS 晶体管器件尺寸的敏感度 | 第44-45页 |
3.7 本章小结 | 第45-46页 |
第四章 符号化模拟电路设计平台 | 第46-61页 |
4.1 符号化模拟电路设计平台框架 | 第46-48页 |
4.2 拓扑结构设计和网表接口 | 第48-53页 |
4.3 电路仿真基本参数配置 | 第53-54页 |
4.4 全平台操作流脚本控制 | 第54-56页 |
4.5 结果呈现和设计互动 | 第56-60页 |
4.6 符号化公式编译器 | 第60页 |
4.7 本章小结 | 第60-61页 |
第五章 电路设计例子应用和分析 | 第61-81页 |
5.1 电路设计例子I | 第61-73页 |
5.1.1 电路特性分析 | 第62-63页 |
5.1.2 符号化仿真器结果与HSpice 结果比较 | 第63-66页 |
5.1.3 符号化CMOS 晶体管尺寸敏感度 | 第66-71页 |
5.1.4 符号化主极点和其敏感度 | 第71-73页 |
5.1.5 符号化多设计目标的有效域 | 第73页 |
5.2 电路设计例子II | 第73-79页 |
5.2.1 电路特性分析 | 第74-75页 |
5.2.2 符号化CMOS 晶体管尺寸敏感度 | 第75-78页 |
5.2.3 符号化主极点和其敏感度 | 第78页 |
5.2.4 符号化多设计目标的有效域 | 第78-79页 |
5.3 本章小结 | 第79-81页 |
第六章 不同工作区符号化敏感度讨论 | 第81-87页 |
6.1 CMOS 晶体管工作区和偏置设置 | 第81-84页 |
6.2 不同工作区和偏置设置的敏感度求解的讨论 | 第84-86页 |
6.3 本章小结 | 第86-87页 |
第七章 结论与研究展望 | 第87-89页 |
7.1 总结 | 第87页 |
7.2 研究展望 | 第87-89页 |
参考文献 | 第89-93页 |
致谢 | 第93-96页 |
攻读硕士学位期间已发表或录用的论文 | 第96页 |