三相软件锁相环在SAPF中的应用研究
摘要 | 第4-5页 |
Abstract | 第5-6页 |
1 绪论 | 第9-24页 |
1.1 锁相环的研究背景及意义 | 第9-12页 |
1.2 锁相环的研究概况 | 第12-18页 |
1.2.1 锁相环的发展 | 第12-14页 |
1.2.2 锁相环的分类 | 第14-16页 |
1.2.3 锁相环的实现方案 | 第16-18页 |
1.3 锁相环在有源电力滤波器中的应用要求 | 第18-19页 |
1.4 有源电力滤波器的发展概述 | 第19-22页 |
1.4.1 谐波污染分析 | 第20-21页 |
1.4.2 有源电力滤波器的研究与应用概况 | 第21-22页 |
1.5 本文的研究内容 | 第22-24页 |
2 三相软件锁相环的结构及原理 | 第24-41页 |
2.1 锁相环的基本工作原理 | 第24-28页 |
2.2 基于同步旋转坐标系的三相软件锁相环 | 第28-33页 |
2.2.1 SRF-SPLL的基本原理 | 第28-31页 |
2.2.2 SRF-SPLL的数学模型 | 第31-32页 |
2.2.3 SRF-SPLL的性能分析 | 第32-33页 |
2.3 基于双同步旋转坐标系解耦的三相软件锁相环 | 第33-40页 |
2.3.1 三相不平衡电压分析 | 第34-36页 |
2.3.2 解耦网络设计 | 第36-39页 |
2.3.3 DDSRF-SPLL设计 | 第39-40页 |
2.4 本章小结 | 第40-41页 |
3 基于重复控制的三相软件锁相环 | 第41-52页 |
3.1 三相不平衡且畸变电压分析 | 第41-42页 |
3.2 RC-SPLL的基本结构 | 第42-43页 |
3.3 重复控制器设计 | 第43-45页 |
3.4 RC-SPLL的仿真实验 | 第45-51页 |
3.4.1 RC-SPLL仿真模型建立 | 第45-46页 |
3.4.2 RC-SPLL稳态性能仿真分析 | 第46-49页 |
3.4.3 RC-SPLL动态性能仿真分析 | 第49-51页 |
3.5 本章小结 | 第51-52页 |
4 实验平台设计 | 第52-67页 |
4.1 硬件平台设计 | 第52-58页 |
4.1.1 启停控制单元 | 第52-55页 |
4.1.2 功率变换模块 | 第55页 |
4.1.3 主控单元及其它硬件模块 | 第55-58页 |
4.2 数据采集与交互 | 第58-63页 |
4.2.1 数据采集与交互模块结构 | 第58-59页 |
4.2.2 芯片地址分配 | 第59-60页 |
4.2.3 芯片工作时序分析 | 第60-63页 |
4.3 软件程序设计 | 第63-66页 |
4.4 本章小结 | 第66-67页 |
5 实验结果与分析 | 第67-74页 |
5.1 锁相环稳态性能实验 | 第67-69页 |
5.2 锁相环动态性能实验 | 第69-71页 |
5.3 SAPF谐波补偿实验 | 第71-73页 |
5.4 本章小结 | 第73-74页 |
结论 | 第74-76页 |
参考文献 | 第76-79页 |
附录A 实验平台图片 | 第79-80页 |
攻读硕士学位期间发表学术论文情况 | 第80-81页 |
致谢 | 第81-82页 |